Browse Wiki & Semantic Web

Jump to: navigation, search
Http://dbpedia.org/resource/Streaming SIMD Extensions
  This page has no properties.
hide properties that link here 
  No properties link to this page.
 
http://dbpedia.org/resource/Streaming_SIMD_Extensions
http://dbpedia.org/ontology/abstract SSE (ang. Streaming SIMD Extensions) jest SSE (ang. Streaming SIMD Extensions) jest nazwą zestawu instrukcji wprowadzonego w 1999 roku po raz pierwszy w procesorach Pentium III firmy Intel. SSE daje przede wszystkim możliwość wykonywania działań zmiennoprzecinkowych na 4-elementowych wektorach liczb pojedynczej precyzji (48 rozkazów). Ponadto wprowadzono jedenaście nowych rozkazów stałoprzecinkowych w zestawie MMX, a także dano możliwość wskazywania, które dane powinny znaleźć się w pamięci podręcznej. SSE to również zmiany w architekturze procesora: dodano 8 rejestrów XMM o rozmiarze 128 bitów oraz 32-bitowy rejestr kontrolny MXCSR; w 64-bitowych wersjach procesorów (AMD64, EM64T) dostępne jest jeszcze 8 dodatkowych rejestrów XMM. Rejestry 128-bitowe, na zawartości których wykonywana jest większość rozkazów SSE (nazywane w asemblerze xmm0, xmm1, ..., xmm15), stanowią zupełnie odrębne komórki pamięci – w odróżnieniu od rejestrów MMX nie zostały zamapowane na inne rejestry.X nie zostały zamapowane na inne rejestry. , 스트리밍 SIMD 확장(영어: Streaming SIMD Extensions스트리밍 SIMD 확장(영어: Streaming SIMD Extensions, SSE)은 x86 아키텍처에 대한 SIMD(단일 명령 다중 데이터) 명령어 집합 확장이며, 인텔이 1999년에 펜티엄 III 시리즈 프로세서에 도입하였다. 이 기능은 1998년에 등장한 AMD사의 3D나우! 기술에 대응한다. SSE는 70가지의 새로운 명령어와 추가적인 레지스터로 구성되며, 명령어의 대부분은 부동소수점에 대한 연산이다. SSE는 펜티엄 III가 코드명 Katmai로 알려져 있을 시기에는 KNI(Katmai New Instructions)로 불렸다. 이후 이 이름은 ISSE(Internet Streaming SIMD Extensions)로 정해졌었으며, 이후 SSE로 변경되었다. AMD는 애슬론 XP와 듀론 프로세서를 기점으로 SSE 명령 지원을 추가했다.MD는 애슬론 XP와 듀론 프로세서를 기점으로 SSE 명령 지원을 추가했다. , SSE (Streaming SIMD Extensions, inicialmenSSE (Streaming SIMD Extensions, inicialmente chamado ISSE, de Internet Streaming SIMD Extensions) é um conjunto de instruções do tipo SIMD projetado pela Intel. O nome completo significa "Extensões SIMD para streaming". O SSE traz 70 novas instruções em relação ao conjunto de instruções anterior, do Pentium MMX. O SSE foi primeiro conhecido como KNI, de Katmai New Instructions, onde Katmai era o apelido do primeiro Pentium III com núcleo revisto. Durante o projeto Katmai a Intel procurava distingui-lo da sua linha anterior de produtos, particularmente do projeto Pentium II. O SSE foi uma resposta à tecnologia 3DNow! da AMD, lançada um ano antes. Mas a AMD rapidamente contra-atacou, aproveitando do projeto da Intel e adicionou suporte às instruções SSE, começando assim a era do famoso processador Athlon XP. A Intel ficou desapontada com o MMX, sua primeira iniciativa de desenvolvimento SIMD para IA-32. O MMX tinha dois grandes problemas: ele reusava registradores de ponto flutuante, o que fazia com que a CPU ficasse impossibilitada de trabalhar simultaneamente com instruções de ponto flutuante e SIMD. Por isso, o paralelismo só era conseguido com instruções de aritmética com inteiros. O SSE adiciona oito novos registradores 128-bits, conhecidos como XMM0 até XMM7. Cada registro pode armazenar quatro números 32-bit de ponto flutuante ao mesmo tempo. As extensões de 64 bits, tanto na Intel quanto da AMD, acrescentam mais 8 registros XMM8 até XMM15. Além deles foi também adicionado um novo registrador, de controle e de status, chamado MXCSR. Como esses novos registradores de 128 bits são estados de programa adicionais que o sistema operacional (SO) deve preservar entre mudanças de contexto de tarefas, eles devem permanecer desabilitados até que o sistema operacional os habilite explicitamente. Isto significa que o SO deve saber como usar as instruções FXSAVE e FXRSTR, que são o par de instruções estendidas que podem, respectivamente, salvar e restaurar todos os estados dos registradores x87 e SSE, de uma única vez. Este suporte foi rapidamente estendido para todos os principais sistemas operacionais para IA-32. Como o SSE inclui suporte a ponto flutuante, ele tem mais usos do que o MMX, pois atualmemente as placas de vídeo podem tratar internamente todos os cálculos com inteiros. As operações SIMD inteiras ainda podem ser realizadas com 8 registradores de 64 bits do MMX. Como se sabe, os registradores MMX são obtidos renomeando-se (ou aliasing) os 8 registradores da FPU. Posteriormente, no SSE2, a Intel complementou o SSE com suporte a cálculos inteiros. Apesar de redundantes, as operações MMX podem ser executadas com as operações SSE, o que oferece maior desempenho em situações limitadas. O primeiro CPU a ter suporte ao SSE foi o Pentium III, que compartilhava recursos entre o SSE e o FPU. As aplicações eram compiladas de forma a utilizar instruções FPU e SSE em paralelo, mas os processadores Pentium III não eram capazes de operar estes dois tipos de instruções simultaneamente (num mesmo ciclo). Estas limitações reduziram a eficiência do chamado pipelining, embora os registros isolados XMM permitiam instruções SIMD e operações escalares de ponto flutuante serem misturadas mas não tão eficientes quanto o modo MMX/floating point.icientes quanto o modo MMX/floating point. , ストリーミングSIMD拡張命令(英: Streaming SIMD Extensions、略称:SSE)は、インテルが開発したCPUのSIMD拡張命令セット、およびその拡張版の総称である。 , SSE of Streaming SIMD Extensions is een inSSE of Streaming SIMD Extensions is een instructieset ontwikkeld door Intel ter uitbreiding op de MMX-instructieset IA-32. Ze geeft SIMD-functionaliteit aan de floating point-operaties binnen een processor, en was een logische opvolger van de eerder toegevoegde MMX-instructies die enkel gehele getallen konden verwerken; berekeningen met dergelijke getallen zijn minder belangrijk in 3D-toepassingen en kunnen vaak ook door de grafische kaart afgehandeld worden. De uitbreiding van 70 instructies is door Intel in 1999 geïntroduceerd op de Pentium III. Doordat de Pentium-processoren destijds een veel groter marktaandeel hadden dan die van AMD, is de implementatie van Intel veel sterker aangeslagen dan 3D NOW!, de door AMD ontwikkelde tegenhanger. Na de introductie van SSE in 1999 zouden een aantal uitbreidingen van deze instructieset voor 32- en 64-bit CPUs volgen onder de namen SSE2, SSE3, , , SSE4.1 en SSE4.2. De grootste vooruitgang die SSE met zich meebracht, was dat er niet langer gebruik werd gemaakt van één set registers voor alle data. SSE voegde een set van acht 128-bit registers toe die speciaal gereserveerd waren voor single-precision floating-point-data. Dergelijke data hebben een vast formaat van 32 bits, waardoor er zo vier in één 128-bit register passen en via SIMD in parallel bewerkt kunnen worden. Bijkomend voordeel is dat er zo enerzijds een stel registers gevuld kon worden met gehele MMX-data en een ander stel met floating-point SSE-data; zo had de processor data voor beide soorten bewerkingen beschikbaar. Op die manier kon men vermijden dat meerdere CPU-cycli ingenomen werden om een register met gehele data te legen vooraleer het te kunnen vullen met floating point-data uit de cache, zoals wel het geval was voor MMX indien men van datatype wou wisselen. De MMX-registers moesten bij het werken met floating point-getallen groter dan 32 bits (bijvoorbeeld volgens de double-precision-standaard, met getallen van 64 bits) overigens nog steeds geleegd worden en de getallen in de oude FPU-registers geladen worden.n in de oude FPU-registers geladen worden. , SSE (англ. Streaming SIMD Extensions, потоSSE (англ. Streaming SIMD Extensions, потокове SIMD-розширення процесора) — це SIMD (англ. Single Instruction, Multiple Data, Одна інструкція — багато даних) набір інструкцій, розроблених Intel, і вперше представлених у процесорах серії Pentium III як відповідь на аналогічний набір інструкцій 3DNow! від AMD, який був представлений роком раніше. Початкова назва цих інструкцій була KIN, що розшифровувалася як Katmai New Instructions (Katmai — назва першої версії ядра процесора Pentium III). Технологія SSE дозволяла вирішити 2 основні проблеми MMX — при використанні MMX неможливо було одночасно використовувати інструкції співпроцесора, оскільки його регістри використовувалися для MMX і роботи з дійсними числами. SSE включає в архітектуру процесора вісім 128-бітових регістрів (xmm0 до xmm7), кожен з яких трактується, як послідовність 4 значень із рухомою комою одиничної точності. SSE містить набір інструкцій, які виконують операції зі скалярними і упакованими типами даних. Перевага у швидкості обчислень досягається в тому випадку, коли необхідно виконати одну і ту саму послідовність дій над різними даними. Реалізація блоків SIMD виконується розпаралелюванням обчислювального процесу між даними. Тобто коли через один блок даних проходить по черзі багато потоків даних.х проходить по черзі багато потоків даних. , In computing, Streaming SIMD Extensions (SIn computing, Streaming SIMD Extensions (SSE) is a single instruction, multiple data (SIMD) instruction set extension to the x86 architecture, designed by Intel and introduced in 1999 in their Pentium III series of Central processing units (CPUs) shortly after the appearance of Advanced Micro Devices (AMD's) 3DNow!. SSE contains 70 new instructions (65 unique mnemonics using 70 encodings), most of which work on single precision floating-point data. SIMD instructions can greatly increase performance when exactly the same operations are to be performed on multiple data objects. Typical applications are digital signal processing and graphics processing. Intel's first IA-32 SIMD effort was the MMX instruction set. MMX had two main problems: it re-used existing x87 floating-point registers making the CPUs unable to work on both floating-point and SIMD data at the same time, and it only worked on integers. SSE floating-point instructions operate on a new independent register set, the XMM registers, and adds a few integer instructions that work on MMX registers. SSE was subsequently expanded by Intel to SSE2, SSE3, SSSE3 and SSE4. Because it supports floating-point math, it had wider applications than MMX and became more popular. The addition of integer support in SSE2 made MMX largely redundant, though further performance increases can be attained in some situations by using MMX in parallel with SSE operations. SSE was originally called Katmai New Instructions (KNI), Katmai being the code name for the first Pentium III core revision. During the Katmai project Intel sought to distinguish it from their earlier product line, particularly their flagship Pentium II. It was later renamed Internet Streaming SIMD Extensions (ISSE), then SSE. AMD eventually added support for SSE instructions, starting with its Athlon XP and Duron (Morgan core) processors.lon XP and Duron (Morgan core) processors. , Die Streaming SIMD Extensions (SSE), früheDie Streaming SIMD Extensions (SSE), früher auch Internet SIMD Streaming Extensions (ISSE) ist eine von Intel entwickelte Befehlssatzerweiterung der x86-Architektur, die mit der Einführung des Pentium-III-(Katmai)-Prozessors 1999 vorgestellt wurde und deshalb anfangs den Namen Katmai New Instructions (KNI) trug. Zweck ist es, Programme durch Parallelisierung auf Instruktionslevel zu beschleunigen, genannt SIMD.tionslevel zu beschleunigen, genannt SIMD. , Streaming SIMD Extensions, généralement abStreaming SIMD Extensions, généralement abrégé SSE, est un jeu de 70 instructions supplémentaires pour microprocesseurs x86, apparu en 1999 sur le Pentium III en réponse au 3DNow! d'AMD apparu 1 an plus tôt. Le fonctionnement est de type SIMD. Il a été d'abord dévoilé sous le nom KNI signifiant « Katmai New Instructions » (Nouvelles instructions Katmai en anglais, Katmai étant le nom de code pour la première version du cœur du Pentium III). Pendant le projet Katmai, Intel désirait le distinguer de ses précédentes lignes de produit et particulièrement de son produit phare, le Pentium II. AMD ajouta le support d'instructions SSE avec ses processeurs Athlon XP. Il fut ultérieurement renommé ISSE, ce qui signifie « Intel Streaming SIMD Extensions » (Extensions pour flux SIMD d'Intel en anglais), puis SSE. Les SIMD et MMX IA-32 se sont globalement révélés décevants. Le MMX avait deux problèmes principaux : il réutilisait des registres à virgule flottante existants, rendant le processeur incapable de fonctionner simultanément en virgule flottante et en donnée SIMD et ne fonctionnait que sur les entiers.MD et ne fonctionnait que sur les entiers. , SSE (англ. Streaming SIMD Extensions, потоSSE (англ. Streaming SIMD Extensions, потоковое SIMD-расширение процессора) — это SIMD- (англ. Single Instruction, Multiple Data, Одна инструкция — множество данных) набор инструкций, разработанный Intel и впервые представленный в процессорах серии Pentium III как ответ на аналогичный набор инструкций 3DNow! от AMD, который был представлен годом раньше. Первоначально названием этих инструкций было KNI — Katmai New Instructions (Katmai — название первой версии ядра процессора Pentium III). Технология SSE позволяла преодолеть две основные проблемы MMX: при использовании MMX невозможно было одновременно использовать инструкции сопроцессора, так как его регистры были общими с регистрами MMX, и возможность MMX работать только с целыми числами. SSE включает в архитектуру процессора восемь 128-битных регистров и набор инструкций, работающих со скалярными и упакованными типами данных. Преимущество в производительности достигается в том случае, когда необходимо произвести одну и ту же последовательность действий над разными данными. В таком случае блоком SSE осуществляется распараллеливание вычислительного процесса между данными.ие вычислительного процесса между данными. , SSE (Streaming SIMD Extensions, původně naSSE (Streaming SIMD Extensions, původně nazvaná ISSE, Internet Streaming SIMD Extensions) je instrukční sada typu SIMD (Single Instruction, Multiple Data - jedna instrukce, více dat) navržená Intelem v roce 1999 pro procesor Pentium III jako odpověď na instrukční sadu 3DNow! od konkurenční společnosti AMD (která debutovala o rok dříve). SSE obsahuje 70 nových instrukcí. SSE byla původně známá pod jménem KNI což byla zkratka pro Katmai New Instructions (Katmai bylo první jádro Pentia III). Tato sada instrukcí byla jednou z mála věcí, která odlišovala Pentium III od Pentia II. SSE později implementovalo i AMD ve svých procesorech Athlon XP. Intel později uvedl další revize SSE2 (u Pentia 4 s jádrem Northwood), SSE3 (u Pentia 4 s jádrem Prescott), SSE4 (u Core 2 Duo s jádrem Conroe), SSE4.1 (Core 2 Duo s jádrem Penryn) a SSE4.2 u Core i7 (jádro Nehalem). * SSE - přidala 70 nových instrukcí * SSE2 - přidala 144 nových instrukcí * SSE3 - přidala 13 nových instrukcí * SSSE3 - přidala 16 nových instrukcí * SSE4 - přidala 47 nových instrukcí * SSE4.1, 4.2 - přidaly 170 nových instrukcíSSE4.1, 4.2 - přidaly 170 nových instrukcí , En informàtica, Streaming SIMD Extensions En informàtica, Streaming SIMD Extensions (SSE) és una extensió SIMD del de l'arquitectura x86, dissenyada per Intel i introduïda el 1999 amb la seva sèrie de processadors Pentium III en resposta de 3DNow! d'AMD (que va debutar un any abans). SSE conté 70 noves instruccions. Originàriament va ser conegut com a KNI, Katmai New Instructions (Katmai va ser el nom amb clau per la primera revisió del nucli Pentium III). Durant el projecte Katmai, Intel va buscar la forma per diferenciar-lo de la seva línia de productes anteriors, en particular, el seu producte insígnia Pentium II. AMD eventualment va afegir suport per a instruccions SSE, començant amb el seu processador . Que va ser posteriorment rebatejat ISSE, per Internet Streaming SIMD Extensions, després SSE. Intel, en general, es va decebre del seu primer esforç d'implementació de SIMD a IA-32, MMX. MMX tenia dos problemes principals: Aquest reutilitzava els registres de punt flotant existents fent la CPU incapaç de treballar amb ambdós punt flotant i les dades SIMD al mateix moment, i solament treballava amb enters. moment, i solament treballava amb enters. , في مجال الحوسبة، يعد تذفق اس آي ام دي المعفي مجال الحوسبة، يعد تذفق اس آي ام دي المعززة (اس اس أي) (بالإنجليزية: Streaming SIMD Extensions (SSE))‏ مجموعة تعليمات نوع تعليمة واحدة وبيانات متعددة (اس آي ام دي) كإمتداد إلى بنية إكس 86, تم تصميمها بواسطة إنتل وتم عرضها في سنة 1999 مع سلسلة معالجاتها نوع بنتيوم 3, وذلك بعد فترة وجيزة من ظهور تقنية 3DNow! من إي إم دي. تحتوي اس اس أي على 70 تعليمة جديدة (65 استذكار باستخدام 70 ترميزًا), يعمل معظمها على بيانات النقطة العائمة ذات الدقة الواحدة. يمكن أن تؤدي تعليمات اس آي ام دي إلى زيادة الأداء بشكل كبير عند إجراء نفس العمليات بالضبط على كائنات ببيانات متعددة. التطبيقات النموذجية هي معالجة الإشارات الرقمية ومعالجة والرسومات. كانت أول محاولة في مجال الـ اس آي ام دي في أي إيه-32 من قبل شركة انتل هو مجموعة تعليمات إم إم إكس. واجهت إم إم إكس مشكلتين رئيسيتين: انها تُعيد استخدام سجلات الفاصلة العائمة x87 الحالية جاعلة وحدات المعالجة المركزية غير قادرة على العمل على بيانات الفاصلة العائمة وبيانات اس آي ام دي في نفس الوقت، وعملت فقط على الأعداد الصحيحة. تعمل تعليمات النقطة العائمة اس اس أي على مجموعة تسجيل مستقلة جديدة, وسجلات إكس ام ام, وتضيف بعض الإرشادات الصحيحة التي تعمل على سجلات إم إم إكس.دات الصحيحة التي تعمل على سجلات إم إم إكس. , SSE (Streaming SIMD Extensions) è un instrSSE (Streaming SIMD Extensions) è un instruction set SIMD progettato dalla Intel nel 1999 ed utilizzato nel suo processore Pentium III come risposta al 3DNow! prodotto da AMD, che era presente sul mercato da circa un anno. Era originariamente conosciuto con la sigla KNI, da Katmai New Instructions (Katmai era il nome in codice del primo Pentium III). Durante il progetto Katmai Intel cercava di distinguerlo dalla sua precedente linea di prodotti, in particolare il Pentium II. AMD aggiunse successivamente il supporto per le istruzioni SSE nel suo processore Athlon XP. Il primo tentativo di SIMD da parte della Intel, la tecnologia MMX, fu una delusione. MMX ha principalmente due problemi: riutilizza i registri a virgola mobile rendendo impossibile per la CPU lavorare sui dati in virgola mobile e i dati SIMD contemporaneamente, ma può operare solo sugli interi. SSE aggiunge otto nuovi registri a 128 bit con nomi che vanno da XMM0 a XMM7. Ogni registro raggruppa quattro numeri a virgola mobile a 32 bit (precisione singola). Poiché questi registri a 128 bit rappresentano stati aggiuntivi che il sistema operativo deve preservare durante il cambio di contesto dei task, essi sono disabilitati finché il sistema operativo non li abilita esplicitamente. Questo significa che il SO deve essere programmato per utilizzare le istruzioni FXSAVE e FXRSTOR, che sono la coppia di istruzioni introdotte da SSE per salvare in un'unica operazione i registri x86, MMX, 3DNow! e SSE. Il supporto per queste istruzioni fu aggiunto velocemente a tutti i principali sistemi operativi a 32 bit. Poiché SSE aggiunge il supporto per la virgola mobile, fu molto più utilizzato di MMX dato che tutte le schede video gestiscono internamente i calcoli sui numeri interi. L'intero set era costituito da 70 istruzioni. Con l'introduzione di SSE2 anche gli interi possono essere utilizzati con i nuovi registri XMM, perciò l'instruction set MMX adesso è ridondante. Sul Pentium III, comunque, SSE è implementato utilizzando gli stessi circuiti della FPU, il che significa che la CPU non può inviare nella pipeline contemporaneamente le istruzioni SSE e quelle riguardanti la virgola mobile. I registri separati permettono di mescolare le operazioni SIMD e a virgola mobile, ma senza le prestazioni raggiunte passando esplicitamente dalla modalità a virgola mobile a quella MMX. Il Pentium 4 implementa SSE2, un'estensione del set di istruzioni SSE. Le caratteristiche principali di SSE2 sono il supporto per i numeri a virgola mobile a doppia precisione (64 bit) e il supporto per gli interi nel vettore di registri a 128 bit introdotti con SSE, il che permette al programmatore di utilizzare i registri MMX. Lo stesso SSE2 è stato esteso da SSE3 introdotto con in core Prescott delle ultime generazioni di Pentium 4.ott delle ultime generazioni di Pentium 4. , SSE (Streaming Extensions) estas etendaĵo de instrukcioj MMX por Pentium III, kreita per Intel je februaro de 1999. Instruoj SSE estas speciala por . DVD uzas MPEG2. Ĉi tiu instruoj estas simila al 3DNow!. , Intel SSE adalah tambahan instruksi mikropIntel SSE adalah tambahan instruksi mikroprosesor yang dibuat oleh Intel Corporation, yang diperkenalkan pada bulan Februari 1999, saat Intel merilis Pentium III. SSE ini merupakan singkatan dari Streaming SIMD Extension. Pada saat diperkenalkan, SSE ini disebut dengan nama Intel Katmai New Instructions (KNI). Bahkan, banyak orang yang menamai SSE sebagai MMX-2. Sekarang, hampir semua prosesor modern telah dilengkapi dengan instruksi ini, tidak cuma prosesor Intel saja, karena memang Intel melisensikan teknologi SSE kepada beberapa pabrikan prosesor lainnya, semacam AMD atau /. SSE merupakan ekstensi terhadap instruksi MMX; SSE2 merupakan ekstensi terhadap instruksi SSE; dan SSE3 juga merupakan ekstensi terhadap instruksi SSE2. Oleh karena itulah, prosesor-prosesor yang mendukung SSE3 juga mendukung SSE2; prosesor yang mendukung SSE2 juga mendukung SSE, dan seterusnya. Ini berarti, aplikasi yang hanya mendukung MMX akan dapat berjalan seolah-olah aplikasi tersebut berjalan di atas prosesor dengan hanya MMX saja.an di atas prosesor dengan hanya MMX saja. , SSE(英語:Streaming SIMD Extensions)是英特尔在AMD的3D Now!发布一年之后,在其计算机芯片Pentium III中引入的指令集,是繼MMX的擴充指令集。SSE指令集提供了70條新指令。AMD后来在Athlon XP中加入了对这个新指令集的支持。 , SSE (Streaming SIMD Extensions) es una extSSE (Streaming SIMD Extensions) es una extensión al grupo de instrucciones MMX para procesadores Pentium III, introducida por Intel en febrero de 1999. Las instrucciones SSE son especialmente adecuadas para decodificación de MPEG2, que es el códec utilizado normalmente en los DVD, procesamiento de gráficos tridimensionales y software de reconocimiento de voz. Estas fueron inicialmente conocidas como "KNI" por Katmai New Instructions (Katmai fue el nombre código de la primera revisión del núcleo del Pentium III, Intel estaba interesada en distinguir su nueva línea de procesadores de la generación anterior, el Pentium II. En febrero de 2001, AMD agregó esta tecnología en su procesador Athlon XP. Estas instrucciones operan con paquetes de operandos en punto flotante de precisión simple (FP). Hay varios tipos de instrucciones SSE: * Instrucciones SSE de Transferencia de datos. * Instrucciones SSE de Conversión. * Instrucciones SSE Aritméticas. * Instrucciones SSE lógicas. Con la tecnología SSE, los microprocesadores x86 fueron dotados de setenta nuevas instrucciones y de ocho registros nuevos: del xmm0 al xmm7. Estos registros tienen una extensión de 128 bits (es decir que pueden almacenar hasta 16 bytes de información cada uno).A diferencia de su antecesor, MMX, la utilización de SSE no implicaba la inhabilitación de la unidad de punto flotante (FPU en inglés) por lo que no era necesario habilitarla nuevamente, lo que significaba para MMX una significativa pérdida de velocidad.MX una significativa pérdida de velocidad.
http://dbpedia.org/ontology/thumbnail http://commons.wikimedia.org/wiki/Special:FilePath/XMM_registers.svg?width=300 +
http://dbpedia.org/ontology/wikiPageExternalLink https://software.intel.com/sites/landingpage/IntrinsicsGuide/ +
http://dbpedia.org/ontology/wikiPageID 55365
http://dbpedia.org/ontology/wikiPageLength 14231
http://dbpedia.org/ontology/wikiPageRevisionID 1109094784
http://dbpedia.org/ontology/wikiPageWikiLink http://dbpedia.org/resource/Clock_cycle + , http://dbpedia.org/resource/Pentium_III + , http://dbpedia.org/resource/Pentium_II + , http://dbpedia.org/resource/Compiled + , http://dbpedia.org/resource/Double-precision + , http://dbpedia.org/resource/Microarchitecture + , http://dbpedia.org/resource/Single-precision + , http://dbpedia.org/resource/IA-32 + , http://dbpedia.org/resource/CPU-Z + , http://dbpedia.org/resource/SIMD + , http://dbpedia.org/resource/AVX-512 + , http://dbpedia.org/resource/MMX_%28instruction_set%29 + , http://dbpedia.org/resource/Computing + , http://dbpedia.org/resource/Advanced_Micro_Devices + , http://dbpedia.org/resource/Data_structure_alignment + , http://dbpedia.org/resource/Util-linux + , http://dbpedia.org/resource/X87 + , http://dbpedia.org/resource/CVT16_instruction_set + , http://dbpedia.org/resource/FMA_instruction_set + , http://dbpedia.org/resource/Cryptography + , http://dbpedia.org/resource/XOP_instruction_set + , http://dbpedia.org/resource/SSE4 + , http://dbpedia.org/resource/CPUID + , http://dbpedia.org/resource/Integers + , http://dbpedia.org/resource/Hamming_weight + , http://dbpedia.org/resource/Central_processing_unit + , http://dbpedia.org/resource/Context_switch + , http://dbpedia.org/resource/Instruction_set + , http://dbpedia.org/resource/Category:SIMD_computing + , http://dbpedia.org/resource/Category:X86_instructions + , http://dbpedia.org/resource/Floating-point_unit + , http://dbpedia.org/resource/SSSE3 + , http://dbpedia.org/resource/BIOS + , http://dbpedia.org/resource/AMD + , http://dbpedia.org/resource/Comparison_%28computer_programming%29 + , http://dbpedia.org/resource/File:XMM_registers.svg + , http://dbpedia.org/resource/Intel_64 + , http://dbpedia.org/resource/Digital_signal_processing + , http://dbpedia.org/resource/Graphics_processing + , http://dbpedia.org/resource/Intel + , http://dbpedia.org/resource/SSE2 + , http://dbpedia.org/resource/Scalar_%28computing%29 + , http://dbpedia.org/resource/X86 + , http://dbpedia.org/resource/Type_conversion + , http://dbpedia.org/resource/Advanced_Vector_Extensions + , http://dbpedia.org/resource/Orthogonal_instruction_set + , http://dbpedia.org/resource/Pentium_4 + , http://dbpedia.org/resource/Athlon_XP + , http://dbpedia.org/resource/AMD64 + , http://dbpedia.org/resource/SSE3 + , http://dbpedia.org/resource/3DNow%21 + , http://dbpedia.org/resource/Duron + , http://dbpedia.org/resource/Katmai_%28microprocessor%29 + , http://dbpedia.org/resource/Instruction_pipeline + , http://dbpedia.org/resource/Bitwise_operation + , http://dbpedia.org/resource/Floating-point + , http://dbpedia.org/resource/Single_precision + , http://dbpedia.org/resource/Operating_system +
http://dbpedia.org/property/wikiPageUsesTemplate http://dbpedia.org/resource/Template:Use_mdy_dates + , http://dbpedia.org/resource/Template:Unreferenced_section + , http://dbpedia.org/resource/Template:When + , http://dbpedia.org/resource/Template:Multimedia_extensions + , http://dbpedia.org/resource/Template:More_citations_needed + , http://dbpedia.org/resource/Template:Reflist +
http://purl.org/dc/terms/subject http://dbpedia.org/resource/Category:SIMD_computing + , http://dbpedia.org/resource/Category:X86_instructions +
http://purl.org/linguistics/gold/hypernym http://dbpedia.org/resource/Instruction +
http://www.w3.org/ns/prov#wasDerivedFrom http://en.wikipedia.org/wiki/Streaming_SIMD_Extensions?oldid=1109094784&ns=0 +
http://xmlns.com/foaf/0.1/depiction http://commons.wikimedia.org/wiki/Special:FilePath/XMM_registers.svg +
http://xmlns.com/foaf/0.1/isPrimaryTopicOf http://en.wikipedia.org/wiki/Streaming_SIMD_Extensions +
owl:sameAs http://fi.dbpedia.org/resource/SSE + , http://cs.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://fr.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://sw.cyc.com/concept/Mx4rr52-QLZQQdiCds8Md71YeA + , http://pt.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://nl.dbpedia.org/resource/SSE + , http://zh.dbpedia.org/resource/SSE + , http://eo.dbpedia.org/resource/SSE_%28instrukciaro%29 + , http://bg.dbpedia.org/resource/SSE + , http://ar.dbpedia.org/resource/%D8%AA%D8%B0%D9%81%D9%82_%D8%A7%D8%B3_%D8%A2%D9%8A_%D8%A7%D9%85_%D8%AF%D9%8A_%D8%A7%D9%84%D9%85%D8%B9%D8%B2%D8%B2%D8%A9_%28%D8%A7%D8%B3_%D8%A7%D8%B3_%D8%A7%D9%8A%29 + , http://no.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://ko.dbpedia.org/resource/%EC%8A%A4%ED%8A%B8%EB%A6%AC%EB%B0%8D_SIMD_%ED%99%95%EC%9E%A5 + , https://global.dbpedia.org/id/4uU6Z + , http://de.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://id.dbpedia.org/resource/SSE + , http://es.dbpedia.org/resource/SSE + , http://sk.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://pl.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://www.wikidata.org/entity/Q741291 + , http://th.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://it.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://rdf.freebase.com/ns/m.0fdff + , http://ja.dbpedia.org/resource/%E3%82%B9%E3%83%88%E3%83%AA%E3%83%BC%E3%83%9F%E3%83%B3%E3%82%B0SIMD%E6%8B%A1%E5%BC%B5%E5%91%BD%E4%BB%A4 + , http://yago-knowledge.org/resource/Streaming_SIMD_Extensions + , http://dbpedia.org/resource/Streaming_SIMD_Extensions + , http://hu.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://uk.dbpedia.org/resource/SSE + , http://ca.dbpedia.org/resource/Streaming_SIMD_Extensions + , http://ru.dbpedia.org/resource/SSE +
rdf:type http://dbpedia.org/class/yago/Device103183080 + , http://dbpedia.org/ontology/ProgrammingLanguage + , http://dbpedia.org/class/yago/Chip103020034 + , http://dbpedia.org/class/yago/Instrumentality103575240 + , http://dbpedia.org/class/yago/Artifact100021939 + , http://dbpedia.org/class/yago/PhysicalEntity100001930 + , http://dbpedia.org/class/yago/Conductor103088707 + , http://dbpedia.org/class/yago/Microprocessor103760310 + , http://dbpedia.org/class/yago/WikicatMicroprocessors + , http://dbpedia.org/class/yago/Object100002684 + , http://dbpedia.org/class/yago/SemiconductorDevice104171831 + , http://dbpedia.org/class/yago/Whole100003553 + , http://dbpedia.org/class/yago/WikicatIntelMicroprocessors +
rdfs:comment SSE (Streaming SIMD Extensions, inicialmenSSE (Streaming SIMD Extensions, inicialmente chamado ISSE, de Internet Streaming SIMD Extensions) é um conjunto de instruções do tipo SIMD projetado pela Intel. O nome completo significa "Extensões SIMD para streaming". O SSE traz 70 novas instruções em relação ao conjunto de instruções anterior, do Pentium MMX. O SSE foi primeiro conhecido como KNI, de Katmai New Instructions, onde Katmai era o apelido do primeiro Pentium III com núcleo revisto. Durante o projeto Katmai a Intel procurava distingui-lo da sua linha anterior de produtos, particularmente do projeto Pentium II.os, particularmente do projeto Pentium II. , ストリーミングSIMD拡張命令(英: Streaming SIMD Extensions、略称:SSE)は、インテルが開発したCPUのSIMD拡張命令セット、およびその拡張版の総称である。 , SSE (ang. Streaming SIMD Extensions) jest SSE (ang. Streaming SIMD Extensions) jest nazwą zestawu instrukcji wprowadzonego w 1999 roku po raz pierwszy w procesorach Pentium III firmy Intel. SSE daje przede wszystkim możliwość wykonywania działań zmiennoprzecinkowych na 4-elementowych wektorach liczb pojedynczej precyzji (48 rozkazów). Ponadto wprowadzono jedenaście nowych rozkazów stałoprzecinkowych w zestawie MMX, a także dano możliwość wskazywania, które dane powinny znaleźć się w pamięci podręcznej. powinny znaleźć się w pamięci podręcznej. , 스트리밍 SIMD 확장(영어: Streaming SIMD Extensions스트리밍 SIMD 확장(영어: Streaming SIMD Extensions, SSE)은 x86 아키텍처에 대한 SIMD(단일 명령 다중 데이터) 명령어 집합 확장이며, 인텔이 1999년에 펜티엄 III 시리즈 프로세서에 도입하였다. 이 기능은 1998년에 등장한 AMD사의 3D나우! 기술에 대응한다. SSE는 70가지의 새로운 명령어와 추가적인 레지스터로 구성되며, 명령어의 대부분은 부동소수점에 대한 연산이다. SSE는 펜티엄 III가 코드명 Katmai로 알려져 있을 시기에는 KNI(Katmai New Instructions)로 불렸다. 이후 이 이름은 ISSE(Internet Streaming SIMD Extensions)로 정해졌었으며, 이후 SSE로 변경되었다. AMD는 애슬론 XP와 듀론 프로세서를 기점으로 SSE 명령 지원을 추가했다.MD는 애슬론 XP와 듀론 프로세서를 기점으로 SSE 명령 지원을 추가했다. , SSE (Streaming SIMD Extensions) es una extSSE (Streaming SIMD Extensions) es una extensión al grupo de instrucciones MMX para procesadores Pentium III, introducida por Intel en febrero de 1999. Las instrucciones SSE son especialmente adecuadas para decodificación de MPEG2, que es el códec utilizado normalmente en los DVD, procesamiento de gráficos tridimensionales y software de reconocimiento de voz. Estas fueron inicialmente conocidas como "KNI" por Katmai New Instructions (Katmai fue el nombre código de la primera revisión del núcleo del Pentium III, Intel estaba interesada en distinguir su nueva línea de procesadores de la generación anterior, el Pentium II. En febrero de 2001, AMD agregó esta tecnología en su procesador Athlon XP.sta tecnología en su procesador Athlon XP. , In computing, Streaming SIMD Extensions (SIn computing, Streaming SIMD Extensions (SSE) is a single instruction, multiple data (SIMD) instruction set extension to the x86 architecture, designed by Intel and introduced in 1999 in their Pentium III series of Central processing units (CPUs) shortly after the appearance of Advanced Micro Devices (AMD's) 3DNow!. SSE contains 70 new instructions (65 unique mnemonics using 70 encodings), most of which work on single precision floating-point data. SIMD instructions can greatly increase performance when exactly the same operations are to be performed on multiple data objects. Typical applications are digital signal processing and graphics processing.signal processing and graphics processing. , Streaming SIMD Extensions, généralement abStreaming SIMD Extensions, généralement abrégé SSE, est un jeu de 70 instructions supplémentaires pour microprocesseurs x86, apparu en 1999 sur le Pentium III en réponse au 3DNow! d'AMD apparu 1 an plus tôt. Le fonctionnement est de type SIMD. Les SIMD et MMX IA-32 se sont globalement révélés décevants. Le MMX avait deux problèmes principaux : il réutilisait des registres à virgule flottante existants, rendant le processeur incapable de fonctionner simultanément en virgule flottante et en donnée SIMD et ne fonctionnait que sur les entiers.MD et ne fonctionnait que sur les entiers. , SSE of Streaming SIMD Extensions is een inSSE of Streaming SIMD Extensions is een instructieset ontwikkeld door Intel ter uitbreiding op de MMX-instructieset IA-32. Ze geeft SIMD-functionaliteit aan de floating point-operaties binnen een processor, en was een logische opvolger van de eerder toegevoegde MMX-instructies die enkel gehele getallen konden verwerken; berekeningen met dergelijke getallen zijn minder belangrijk in 3D-toepassingen en kunnen vaak ook door de grafische kaart afgehandeld worden.oor de grafische kaart afgehandeld worden. , SSE(英語:Streaming SIMD Extensions)是英特尔在AMD的3D Now!发布一年之后,在其计算机芯片Pentium III中引入的指令集,是繼MMX的擴充指令集。SSE指令集提供了70條新指令。AMD后来在Athlon XP中加入了对这个新指令集的支持。 , SSE (Streaming SIMD Extensions, původně naSSE (Streaming SIMD Extensions, původně nazvaná ISSE, Internet Streaming SIMD Extensions) je instrukční sada typu SIMD (Single Instruction, Multiple Data - jedna instrukce, více dat) navržená Intelem v roce 1999 pro procesor Pentium III jako odpověď na instrukční sadu 3DNow! od konkurenční společnosti AMD (která debutovala o rok dříve). SSE obsahuje 70 nových instrukcí. Intel později uvedl další revize SSE2 (u Pentia 4 s jádrem Northwood), SSE3 (u Pentia 4 s jádrem Prescott), SSE4 (u Core 2 Duo s jádrem Conroe), SSE4.1 (Core 2 Duo s jádrem Penryn) a SSE4.2 u Core i7 (jádro Nehalem).enryn) a SSE4.2 u Core i7 (jádro Nehalem). , في مجال الحوسبة، يعد تذفق اس آي ام دي المعفي مجال الحوسبة، يعد تذفق اس آي ام دي المعززة (اس اس أي) (بالإنجليزية: Streaming SIMD Extensions (SSE))‏ مجموعة تعليمات نوع تعليمة واحدة وبيانات متعددة (اس آي ام دي) كإمتداد إلى بنية إكس 86, تم تصميمها بواسطة إنتل وتم عرضها في سنة 1999 مع سلسلة معالجاتها نوع بنتيوم 3, وذلك بعد فترة وجيزة من ظهور تقنية 3DNow! من إي إم دي. تحتوي اس اس أي على 70 تعليمة جديدة (65 استذكار باستخدام 70 ترميزًا), يعمل معظمها على بيانات النقطة العائمة ذات الدقة الواحدة. يمكن أن تؤدي تعليمات اس آي ام دي إلى زيادة الأداء بشكل كبير عند إجراء نفس العمليات بالضبط على كائنات ببيانات متعددة. التطبيقات النموذجية هي معالجة الإشارات الرقمية ومعالجة والرسومات.معالجة الإشارات الرقمية ومعالجة والرسومات. , Die Streaming SIMD Extensions (SSE), früheDie Streaming SIMD Extensions (SSE), früher auch Internet SIMD Streaming Extensions (ISSE) ist eine von Intel entwickelte Befehlssatzerweiterung der x86-Architektur, die mit der Einführung des Pentium-III-(Katmai)-Prozessors 1999 vorgestellt wurde und deshalb anfangs den Namen Katmai New Instructions (KNI) trug. Zweck ist es, Programme durch Parallelisierung auf Instruktionslevel zu beschleunigen, genannt SIMD.tionslevel zu beschleunigen, genannt SIMD. , En informàtica, Streaming SIMD Extensions En informàtica, Streaming SIMD Extensions (SSE) és una extensió SIMD del de l'arquitectura x86, dissenyada per Intel i introduïda el 1999 amb la seva sèrie de processadors Pentium III en resposta de 3DNow! d'AMD (que va debutar un any abans). SSE conté 70 noves instruccions. Intel, en general, es va decebre del seu primer esforç d'implementació de SIMD a IA-32, MMX. MMX tenia dos problemes principals: Aquest reutilitzava els registres de punt flotant existents fent la CPU incapaç de treballar amb ambdós punt flotant i les dades SIMD al mateix moment, i solament treballava amb enters. moment, i solament treballava amb enters. , Intel SSE adalah tambahan instruksi mikropIntel SSE adalah tambahan instruksi mikroprosesor yang dibuat oleh Intel Corporation, yang diperkenalkan pada bulan Februari 1999, saat Intel merilis Pentium III. SSE ini merupakan singkatan dari Streaming SIMD Extension. Pada saat diperkenalkan, SSE ini disebut dengan nama Intel Katmai New Instructions (KNI). Bahkan, banyak orang yang menamai SSE sebagai MMX-2. Sekarang, hampir semua prosesor modern telah dilengkapi dengan instruksi ini, tidak cuma prosesor Intel saja, karena memang Intel melisensikan teknologi SSE kepada beberapa pabrikan prosesor lainnya, semacam AMD atau /.ikan prosesor lainnya, semacam AMD atau /. , SSE (англ. Streaming SIMD Extensions, потоSSE (англ. Streaming SIMD Extensions, потокове SIMD-розширення процесора) — це SIMD (англ. Single Instruction, Multiple Data, Одна інструкція — багато даних) набір інструкцій, розроблених Intel, і вперше представлених у процесорах серії Pentium III як відповідь на аналогічний набір інструкцій 3DNow! від AMD, який був представлений роком раніше. Початкова назва цих інструкцій була KIN, що розшифровувалася як Katmai New Instructions (Katmai — назва першої версії ядра процесора Pentium III).першої версії ядра процесора Pentium III). , SSE (Streaming SIMD Extensions) è un instrSSE (Streaming SIMD Extensions) è un instruction set SIMD progettato dalla Intel nel 1999 ed utilizzato nel suo processore Pentium III come risposta al 3DNow! prodotto da AMD, che era presente sul mercato da circa un anno. Era originariamente conosciuto con la sigla KNI, da Katmai New Instructions (Katmai era il nome in codice del primo Pentium III). Durante il progetto Katmai Intel cercava di distinguerlo dalla sua precedente linea di prodotti, in particolare il Pentium II. AMD aggiunse successivamente il supporto per le istruzioni SSE nel suo processore Athlon XP.truzioni SSE nel suo processore Athlon XP. , SSE (Streaming Extensions) estas etendaĵo de instrukcioj MMX por Pentium III, kreita per Intel je februaro de 1999. Instruoj SSE estas speciala por . DVD uzas MPEG2. Ĉi tiu instruoj estas simila al 3DNow!. , SSE (англ. Streaming SIMD Extensions, потоSSE (англ. Streaming SIMD Extensions, потоковое SIMD-расширение процессора) — это SIMD- (англ. Single Instruction, Multiple Data, Одна инструкция — множество данных) набор инструкций, разработанный Intel и впервые представленный в процессорах серии Pentium III как ответ на аналогичный набор инструкций 3DNow! от AMD, который был представлен годом раньше. Первоначально названием этих инструкций было KNI — Katmai New Instructions (Katmai — название первой версии ядра процессора Pentium III).ервой версии ядра процессора Pentium III).
rdfs:label Streaming SIMD Extensions , SSE , ストリーミングSIMD拡張命令 , 스트리밍 SIMD 확장 , SSE (instrukciaro) , تذفق اس آي ام دي المعززة (اس اس اي)
hide properties that link here 
http://dbpedia.org/resource/SSE + http://dbpedia.org/ontology/wikiPageDisambiguates
http://dbpedia.org/resource/SSE1 + , http://dbpedia.org/resource/SSE_instructions + , http://dbpedia.org/resource/MXCSR_register + , http://dbpedia.org/resource/Internet_Streaming_SIMD_Extensions + , http://dbpedia.org/resource/SSE_1 + , http://dbpedia.org/resource/XMM0_register + , http://dbpedia.org/resource/XMM10_register + , http://dbpedia.org/resource/XMM11_register + , http://dbpedia.org/resource/XMM12_register + , http://dbpedia.org/resource/XMM13_register + , http://dbpedia.org/resource/XMM14_register + , http://dbpedia.org/resource/XMM15_register + , http://dbpedia.org/resource/XMM1_register + , http://dbpedia.org/resource/XMM2_register + , http://dbpedia.org/resource/XMM3_register + , http://dbpedia.org/resource/XMM4_register + , http://dbpedia.org/resource/XMM5_register + , http://dbpedia.org/resource/XMM6_register + , http://dbpedia.org/resource/XMM7_register + , http://dbpedia.org/resource/XMM8_register + , http://dbpedia.org/resource/XMM9_register + , http://dbpedia.org/resource/Cat_my_new_instructions + , http://dbpedia.org/resource/Katmai_New_Instructions + , http://dbpedia.org/resource/Screaming_SIMD + , http://dbpedia.org/resource/Streaming_SIMD_extensions + , http://dbpedia.org/resource/XMM_register + http://dbpedia.org/ontology/wikiPageRedirects
http://dbpedia.org/resource/Central_processing_unit + , http://dbpedia.org/resource/RISC-V + , http://dbpedia.org/resource/VIA_CoreFusion + , http://dbpedia.org/resource/SETI@home + , http://dbpedia.org/resource/MDK2 + , http://dbpedia.org/resource/Folding@home + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Haswell-based%29 + , http://dbpedia.org/resource/X86_calling_conventions + , http://dbpedia.org/resource/List_of_computing_and_IT_abbreviations + , http://dbpedia.org/resource/Stream_processing + , http://dbpedia.org/resource/FreeBSD_version_history + , http://dbpedia.org/resource/AVX-512 + , http://dbpedia.org/resource/Bonnell_%28microarchitecture%29 + , http://dbpedia.org/resource/Xbox_technical_specifications + , http://dbpedia.org/resource/Intel_Ivy_Bridge%E2%80%93based_Xeon_microprocessors + , http://dbpedia.org/resource/Athlon_X4 + , http://dbpedia.org/resource/SWAR + , http://dbpedia.org/resource/Duron + , http://dbpedia.org/resource/Direct3D + , http://dbpedia.org/resource/Nehalem_%28microarchitecture%29 + , http://dbpedia.org/resource/Intel_Sandy_Bridge-based_Xeon_microprocessors + , http://dbpedia.org/resource/Cooper_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Emerald_Rapids + , http://dbpedia.org/resource/Subnormal_number + , http://dbpedia.org/resource/Tremont_%28microarchitecture%29 + , http://dbpedia.org/resource/Goldmont + , http://dbpedia.org/resource/List_of_Intel_Core_processors + , http://dbpedia.org/resource/Arrandale + , http://dbpedia.org/resource/Clarksfield_%28microprocessor%29 + , http://dbpedia.org/resource/Cannon_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Raptor_Lake + , http://dbpedia.org/resource/Visual_Instruction_Set + , http://dbpedia.org/resource/Tolapai + , http://dbpedia.org/resource/Microsoft_Silverlight + , http://dbpedia.org/resource/Chasys_Draw_IES + , http://dbpedia.org/resource/128-bit_computing + , http://dbpedia.org/resource/River_Trail_%28JavaScript_engine%29 + , http://dbpedia.org/resource/SSE + , http://dbpedia.org/resource/SSE1 + , http://dbpedia.org/resource/SSE_instructions + , http://dbpedia.org/resource/MXCSR_register + , http://dbpedia.org/resource/Internet_Streaming_SIMD_Extensions + , http://dbpedia.org/resource/KNI + , http://dbpedia.org/resource/SSE_1 + , http://dbpedia.org/resource/XMM0_register + , http://dbpedia.org/resource/XMM10_register + , http://dbpedia.org/resource/XMM11_register + , http://dbpedia.org/resource/XMM12_register + , http://dbpedia.org/resource/XMM13_register + , http://dbpedia.org/resource/XMM14_register + , http://dbpedia.org/resource/XMM15_register + , http://dbpedia.org/resource/XMM1_register + , http://dbpedia.org/resource/XMM2_register + , http://dbpedia.org/resource/XMM3_register + , http://dbpedia.org/resource/XMM4_register + , http://dbpedia.org/resource/XMM5_register + , http://dbpedia.org/resource/XMM6_register + , http://dbpedia.org/resource/XMM7_register + , http://dbpedia.org/resource/XMM8_register + , http://dbpedia.org/resource/XMM9_register + , http://dbpedia.org/resource/Cat_my_new_instructions + , http://dbpedia.org/resource/Katmai_New_Instructions + , http://dbpedia.org/resource/Screaming_SIMD + , http://dbpedia.org/resource/Streaming_SIMD_extensions + , http://dbpedia.org/resource/XMM_register + , http://dbpedia.org/resource/QuickTime + , http://dbpedia.org/resource/TRESOR + , http://dbpedia.org/resource/List_of_AMD_Duron_processors + , http://dbpedia.org/resource/Salsa20 + , http://dbpedia.org/resource/List_of_acronyms:_S + , http://dbpedia.org/resource/Speck_%28cipher%29 + , http://dbpedia.org/resource/Simon_%28cipher%29 + , http://dbpedia.org/resource/Emotion_Engine + , http://dbpedia.org/resource/AltiVec + , http://dbpedia.org/resource/Yonah_%28microprocessor%29 + , http://dbpedia.org/resource/P6_%28microarchitecture%29 + , http://dbpedia.org/resource/List_of_Intel_Celeron_processors + , http://dbpedia.org/resource/List_of_Intel_Pentium_III_processors + , http://dbpedia.org/resource/Cold_boot_attack + , http://dbpedia.org/resource/List_of_Intel_Pentium_4_processors + , http://dbpedia.org/resource/Slot_%28computer_architecture%29 + , http://dbpedia.org/resource/Processor_supplementary_capability + , http://dbpedia.org/resource/MOVDDUP + , http://dbpedia.org/resource/Swiftweasel + , http://dbpedia.org/resource/Extended_MMX + , http://dbpedia.org/resource/Pentium_II + , http://dbpedia.org/resource/FL_Studio + , http://dbpedia.org/resource/Super_PI + , http://dbpedia.org/resource/Goldmont_Plus + , http://dbpedia.org/resource/List_of_discontinued_x86_instructions + , http://dbpedia.org/resource/X87 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Ivy_Bridge-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Kaby_Lake-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28P6-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Yonah-based%29 + , http://dbpedia.org/resource/Golden_Cove + , http://dbpedia.org/resource/Gracemont_%28microarchitecture%29 + , http://dbpedia.org/resource/List_of_AMD_Athlon_processors + , http://dbpedia.org/resource/Comparison_of_instruction_set_architectures + , http://dbpedia.org/resource/Willow_Cove + , http://dbpedia.org/resource/Latency_oriented_processor_architecture + , http://dbpedia.org/resource/Fast_inverse_square_root + , http://dbpedia.org/resource/List_of_Intel_Atom_processors + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Core-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28NetBurst-based%29 + , http://dbpedia.org/resource/Sunny_Cove_%28microarchitecture%29 + , http://dbpedia.org/resource/KFRlib + , http://dbpedia.org/resource/Whiskey_Lake + , http://dbpedia.org/resource/ModR/M + , http://dbpedia.org/resource/Puma_%28microarchitecture%29 + , http://dbpedia.org/resource/Pentium + , http://dbpedia.org/resource/Ryzen + , http://dbpedia.org/resource/Geode_%28processor%29 + , http://dbpedia.org/resource/Opteron + , http://dbpedia.org/resource/Epyc + , http://dbpedia.org/resource/Graphics_Core_Next + , http://dbpedia.org/resource/Bobcat_%28microarchitecture%29 + , http://dbpedia.org/resource/Phenom_II + , http://dbpedia.org/resource/3DNow%21 + , http://dbpedia.org/resource/Athlon + , http://dbpedia.org/resource/Athlon_64 + , http://dbpedia.org/resource/Jaguar_%28microarchitecture%29 + , http://dbpedia.org/resource/Athlon_64_X2 + , http://dbpedia.org/resource/AMD_10h + , http://dbpedia.org/resource/AMD_FX + , http://dbpedia.org/resource/AMD_Phenom + , http://dbpedia.org/resource/AMD_Turion + , http://dbpedia.org/resource/MMX_%28instruction_set%29 + , http://dbpedia.org/resource/Sempron + , http://dbpedia.org/resource/SSE5 + , http://dbpedia.org/resource/Sapphire_Rapids + , http://dbpedia.org/resource/Tejas_and_Jayhawk + , http://dbpedia.org/resource/Pentium_III + , http://dbpedia.org/resource/Timeline_of_Intel + , http://dbpedia.org/resource/List_of_AMD_Athlon_64_processors + , http://dbpedia.org/resource/List_of_AMD_Athlon_II_processors + , http://dbpedia.org/resource/List_of_AMD_Athlon_X2_processors + , http://dbpedia.org/resource/List_of_AMD_Phenom_processors + , http://dbpedia.org/resource/List_of_AMD_accelerated_processing_units + , http://dbpedia.org/resource/Transmeta + , http://dbpedia.org/resource/List_of_AMD_CPU_microarchitectures + , http://dbpedia.org/resource/List_of_AMD_Opteron_processors + , http://dbpedia.org/resource/List_of_AMD_mobile_processors + , http://dbpedia.org/resource/AMD_K6-III + , http://dbpedia.org/resource/Advanced_Vector_Extensions + , http://dbpedia.org/resource/Framewave + , http://dbpedia.org/resource/List_of_Intel_processors + , http://dbpedia.org/resource/Athlon_II + , http://dbpedia.org/resource/SSSE3 + , http://dbpedia.org/resource/AMD_K6-2 + , http://dbpedia.org/resource/XOP_instruction_set + , http://dbpedia.org/resource/CLMUL_instruction_set + , http://dbpedia.org/resource/CPUID + , http://dbpedia.org/resource/VEX_prefix + , http://dbpedia.org/resource/F16C + , http://dbpedia.org/resource/FMA_instruction_set + , http://dbpedia.org/resource/Sierra_Forest + , http://dbpedia.org/resource/Kaby_Lake + , http://dbpedia.org/resource/XMM + , http://dbpedia.org/resource/Pentium_4 + , http://dbpedia.org/resource/Transmeta_Efficeon + , http://dbpedia.org/resource/VIA_C3 + , http://dbpedia.org/resource/Integrated_Performance_Primitives + , http://dbpedia.org/resource/Gulftown + , http://dbpedia.org/resource/Einstein@Home + , http://dbpedia.org/resource/Larrabee_%28microarchitecture%29 + , http://dbpedia.org/resource/Intel_Atom + , http://dbpedia.org/resource/XScale + , http://dbpedia.org/resource/Westmere_%28microarchitecture%29 + , http://dbpedia.org/resource/PowerBASIC + , http://dbpedia.org/resource/QuickTime_Alternative + , http://dbpedia.org/resource/Silvermont + , http://dbpedia.org/resource/List_of_Mac_models_grouped_by_CPU_type + , http://dbpedia.org/resource/Enthusiast_computing + , http://dbpedia.org/resource/Swiftfox + , http://dbpedia.org/resource/Id_Tech_4 + , http://dbpedia.org/resource/Quadruple-precision_floating-point_format + , http://dbpedia.org/resource/NetBurst_%28microarchitecture%29 + , http://dbpedia.org/resource/Pentium_Dual-Core + , http://dbpedia.org/resource/List_of_Intel_Pentium_D_processors + , http://dbpedia.org/resource/Intel_SHA_extensions + , http://dbpedia.org/resource/Control_register + , http://dbpedia.org/resource/Clarkdale_%28microprocessor%29 + , http://dbpedia.org/resource/Lynnfield_%28microprocessor%29 + , http://dbpedia.org/resource/LGA_2011 + , http://dbpedia.org/resource/Sandy_Bridge + , http://dbpedia.org/resource/Xeon + , http://dbpedia.org/resource/Ivy_Bridge_%28microarchitecture%29 + , http://dbpedia.org/resource/Broadwell_%28microarchitecture%29 + , http://dbpedia.org/resource/Haswell_%28microarchitecture%29 + , http://dbpedia.org/resource/Coffee_Lake + , http://dbpedia.org/resource/Skylake_%28microarchitecture%29 + , http://dbpedia.org/resource/List_of_AMD_FX_processors + , http://dbpedia.org/resource/Software_rendering + , http://dbpedia.org/resource/The_Portland_Group + , http://dbpedia.org/resource/Intel_Advisor + , http://dbpedia.org/resource/List_of_sequence_alignment_software + , http://dbpedia.org/resource/MediaLib + , http://dbpedia.org/resource/Xeon_Phi + , http://dbpedia.org/resource/BrookGPU + , http://dbpedia.org/resource/Cascade_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Rocket_Lake + , http://dbpedia.org/resource/List_of_VIA_C3_microprocessors + , http://dbpedia.org/resource/List_of_VIA_C7_microprocessors + , http://dbpedia.org/resource/List_of_VIA_Eden_microprocessors + , http://dbpedia.org/resource/List_of_VIA_Nano_microprocessors + , http://dbpedia.org/resource/List_of_VIA_microprocessor_cores + , http://dbpedia.org/resource/Vector_processor + , http://dbpedia.org/resource/Automatic_vectorization + , http://dbpedia.org/resource/VirtualBox + , http://dbpedia.org/resource/OpenCL + , http://dbpedia.org/resource/FLOPS + , http://dbpedia.org/resource/Single_instruction%2C_multiple_data + , http://dbpedia.org/resource/Processor_register + , http://dbpedia.org/resource/Intrinsic_function + , http://dbpedia.org/resource/X86_assembly_language + , http://dbpedia.org/resource/Inline_assembler + , http://dbpedia.org/resource/Intel_Quark + , http://dbpedia.org/resource/List_of_Intel_Core_i3_processors + , http://dbpedia.org/resource/List_of_Intel_Core_i5_processors + , http://dbpedia.org/resource/List_of_Intel_Core_i7_processors + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Broadwell-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Cascade_Lake-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Nehalem-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Sandy_Bridge-based%29 + , http://dbpedia.org/resource/Penryn_%28microarchitecture%29 + , http://dbpedia.org/resource/X86-64 + , http://dbpedia.org/resource/X86 + , http://dbpedia.org/resource/.NET_Framework + , http://dbpedia.org/resource/Parallel_computing + , http://dbpedia.org/resource/Floating-point_unit + , http://dbpedia.org/resource/PhysX + , http://dbpedia.org/resource/Comparison_of_video_codecs + , http://dbpedia.org/resource/Sixth_generation_of_video_game_consoles + , http://dbpedia.org/resource/Point_Cloud_Library + , http://dbpedia.org/resource/List_of_Intel_Pentium_M_processors + , http://dbpedia.org/resource/List_of_Intel_Pentium_processors + , http://dbpedia.org/resource/Orders_of_magnitude_%28data%29 + , http://dbpedia.org/resource/Alder_Lake + , http://dbpedia.org/resource/General_protection_fault + , http://dbpedia.org/resource/List_of_AMD_Athlon_XP_processors + , http://dbpedia.org/resource/Table_of_AMD_processors + , http://dbpedia.org/resource/Similarity_Matrix_of_Proteins + , http://dbpedia.org/resource/Shareaza + , http://dbpedia.org/resource/SHA-1 + , http://dbpedia.org/resource/Visual_Studio + , http://dbpedia.org/resource/VIA_Nano + , http://dbpedia.org/resource/Celeron + , http://dbpedia.org/resource/X86_instruction_listings + , http://dbpedia.org/resource/Intel_Core_%28microarchitecture%29 + , http://dbpedia.org/resource/SageMath + , http://dbpedia.org/resource/NOP_slide + , http://dbpedia.org/resource/FastCode + , http://dbpedia.org/resource/SSE3 + , http://dbpedia.org/resource/Pentium_D + , http://dbpedia.org/resource/Intel_Core + , http://dbpedia.org/resource/SSE2 + , http://dbpedia.org/resource/List_of_AMD_Sempron_processors + , http://dbpedia.org/resource/List_of_AMD_Turion_processors + , http://dbpedia.org/resource/Transmeta_Crusoe + , http://dbpedia.org/resource/PowerVM_Lx86 + , http://dbpedia.org/resource/Automatically_Tuned_Linear_Algebra_Software + , http://dbpedia.org/resource/List_of_Intel_Core_M_processors + , http://dbpedia.org/resource/Comet_Lake + , http://dbpedia.org/resource/List_of_Intel_Core_i9_processors + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Skylake-based%29 + , http://dbpedia.org/resource/Bloomfield_%28microprocessor%29 + , http://dbpedia.org/resource/List_of_Intel_Core_2_processors + , http://dbpedia.org/resource/Caustic_Graphics + http://dbpedia.org/ontology/wikiPageWikiLink
http://dbpedia.org/resource/Arrandale + , http://dbpedia.org/resource/Clarksfield_%28microprocessor%29 + , http://dbpedia.org/resource/Epyc + , http://dbpedia.org/resource/Phenom_II + , http://dbpedia.org/resource/Athlon_64 + , http://dbpedia.org/resource/Athlon_64_X2 + , http://dbpedia.org/resource/AMD_Phenom + , http://dbpedia.org/resource/Pentium_III + , http://dbpedia.org/resource/Gulftown + , http://dbpedia.org/resource/Pentium_Dual-Core + , http://dbpedia.org/resource/Clarkdale_%28microprocessor%29 + , http://dbpedia.org/resource/Lynnfield_%28microprocessor%29 + , http://dbpedia.org/resource/Bloomfield_%28microprocessor%29 + http://dbpedia.org/property/arch
http://dbpedia.org/resource/Bonnell_%28microarchitecture%29 + , http://dbpedia.org/resource/Nehalem_%28microarchitecture%29 + , http://dbpedia.org/resource/Cooper_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Emerald_Rapids + , http://dbpedia.org/resource/Tremont_%28microarchitecture%29 + , http://dbpedia.org/resource/Goldmont + , http://dbpedia.org/resource/Cannon_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Raptor_Lake + , http://dbpedia.org/resource/P6_%28microarchitecture%29 + , http://dbpedia.org/resource/Goldmont_Plus + , http://dbpedia.org/resource/Golden_Cove + , http://dbpedia.org/resource/Gracemont_%28microarchitecture%29 + , http://dbpedia.org/resource/Willow_Cove + , http://dbpedia.org/resource/Sunny_Cove_%28microarchitecture%29 + , http://dbpedia.org/resource/Whiskey_Lake + , http://dbpedia.org/resource/Sapphire_Rapids + , http://dbpedia.org/resource/Sierra_Forest + , http://dbpedia.org/resource/Kaby_Lake + , http://dbpedia.org/resource/Intel_Atom + , http://dbpedia.org/resource/Westmere_%28microarchitecture%29 + , http://dbpedia.org/resource/Silvermont + , http://dbpedia.org/resource/Sandy_Bridge + , http://dbpedia.org/resource/Ivy_Bridge_%28microarchitecture%29 + , http://dbpedia.org/resource/Broadwell_%28microarchitecture%29 + , http://dbpedia.org/resource/Coffee_Lake + , http://dbpedia.org/resource/Skylake_%28microarchitecture%29 + , http://dbpedia.org/resource/Cascade_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Rocket_Lake + , http://dbpedia.org/resource/Penryn_%28microarchitecture%29 + , http://dbpedia.org/resource/X86 + , http://dbpedia.org/resource/Alder_Lake + , http://dbpedia.org/resource/Intel_Core_%28microarchitecture%29 + , http://dbpedia.org/resource/Intel_Core + , http://dbpedia.org/resource/Comet_Lake + http://dbpedia.org/property/extensions
http://en.wikipedia.org/wiki/Streaming_SIMD_Extensions + http://xmlns.com/foaf/0.1/primaryTopic
http://dbpedia.org/resource/Streaming_SIMD_Extensions + owl:sameAs
http://dbpedia.org/resource/X86 + rdfs:seeAlso
 

 

Enter the name of the page to start semantic browsing from.