Browse Wiki & Semantic Web

Jump to: navigation, search
Http://dbpedia.org/resource/SSE2
  This page has no properties.
hide properties that link here 
  No properties link to this page.
 
http://dbpedia.org/resource/SSE2
http://dbpedia.org/ontology/abstract As extensões SSE2 foram introduzidas no prAs extensões SSE2 foram introduzidas no processador Intel Pentium 4, lançado em Novembro de 2000. Apresentam 144 novas instruções destinadas ao processamento de dados empacotados nos registos XMM. As novas instruções incluem funcionalidades para tratamento de novos tipos de dados como os números de vírgula flutuante de dupla precisão e os inteiros (doubleword ou quadword). As funcionalidades de tratamento de inteiros introduzidas na tecnologia MMX foram agora estendidas a dados empacotados de 128 bits, duplicando potencialmente a capacidade de processamento de dados deste tipo.dade de processamento de dados deste tipo. , SSE2 è un instruction set SIMD dell'architettura IA-32, sviluppato dalla Intel Corporation. , SSE2 (англ. Streaming SIMD Extensions 2, пSSE2 (англ. Streaming SIMD Extensions 2, потокове SIMD-розширення процесора) — це SIMD (англ. Single Instruction, Multiple Data, Одна вказівка — багато даних) набір указівок, розроблених Intel, і вперше представлених у процесорах серії Pentium 4. SSE2 використовує вісім 128-бітних регістра (xmm0 до xmm7), що увійшли до архітектури x86 з вводом розширення SSE, кожний з яких трактується як послідовність 2 значень з плаваючою точкою подвійної точності. SSE2 містить у собі набір указівок, який виконує дії зі скалярними і упакованими типами даних. Також SSE2 містить вказівки для потокової обробки цілочислових даних у тих же 128-бітних xmm регістрах, що робить це розширення більш прийнятним для цілочислових обрахунків, ніж використання набору вказівок MMX, що з'явилися набагато раніше. Перевага в швидкості обчислень досягається в тому випадку, коли необхідно виконати одну й ту ж послідовність дій над різними даними.ту ж послідовність дій над різними даними. , Streaming SIMD Extensions 2 (SSE2) - zestaStreaming SIMD Extensions 2 (SSE2) - zestaw instrukcji SIMD, rozszerzający istniejący SSE. Nowe cechy: * działania wektorowe i skalarne na liczbach zmiennoprzecinkowych podwójnej precyzji; * umożliwienie wykonywania działań całkowitoliczbowych na 128-bitowych rejestrach XMM - dotychczas były to możliwe tylko dla 64-bitowych rejestrów MMX; * większa kontrola nad pamięcią podręczną. Technologia ta została wprowadzona w procesorach rodziny Pentium 4 oraz Athlon 64.cesorach rodziny Pentium 4 oraz Athlon 64. , SSE2(Streaming SIMD Extensions 2)는 IA-32 SSSE2(Streaming SIMD Extensions 2)는 IA-32 SIMD(Single Instruction, Multiple Data) 명령어 집합 중의 하나이다. SSE2는 2001년 인텔의 펜티엄 4에서 처음으로 발표되었다. SSE 명령어 집합의 확장이며 MMX (명령어 집합)를 완전히 대신하고자 하였다. 인텔은 2004년에 SSE3를 발표함으로써 SSE2를 확대하였다. SSE2는 144개의 새로운 명령어를 70개의 명령어로 구성된 SSE에 추가하였다. 인텔의 경쟁사인 AMD는 이 명령어를 2003년 옵테론과 애슬론 64에서부터 지원하기 시작했다.D는 이 명령어를 2003년 옵테론과 애슬론 64에서부터 지원하기 시작했다. , SSE2 es el acrónimo de Streaming "Single ISSE2 es el acrónimo de Streaming "Single Instruction Multiple Data" Extensions 2 es uno de los conjuntos de instrucciones de la arquitectura IA-32 SIMD. Fue utilizada por primera vez en la primera versión del Pentium 4 en 2001. Estas extensiones están diseñadas para el trabajo avanzado con gráficos 3D, codificación y decodificación de vídeo, reconocimiento de voz, comercio electrónico, Internet, aplicaciones de ingeniería y científicas, etc. Las extensiones SSE2 siguen el mismo modelo que las utilizadas en los predecesores SSE y MMX manteniendo compatibilidad con esas extensiones, pero amplía su modelo con soporte para paquetes de valores flotantes de precisión doble y para paquetes de enteros de 128 bits. Se diferencian entre los tipos de datos: * Paquetes de números dobles en coma flotante de 128 bits. * Paquetes de byte de 128 bits * Paquetes de palabra de 128 bits * Paquetes de doble palabra de 128 bits * Paquetes de cuádruple palabra de 128 bits Las nuevas instrucciones se pueden dividir según operaciones de paquetes y escalares de precisión doble, conversiones, extensión a 128 bits de instrucciones MMX, y mejoras de las instrucciones de almacenamiento en la memoria intermedia.e almacenamiento en la memoria intermedia. , SSE2 (англ. Streaming SIMD Extensions 2, пSSE2 (англ. Streaming SIMD Extensions 2, потоковое SIMD-расширение процессора) — это SIMD (англ. Single Instruction, Multiple Data, Одна инструкция — множество данных) набор инструкций, разработанный Intel и впервые представленный в процессорах серии Pentium 4. SSE2 расширяет набор инструкций SSE с целью полностью вытеснить MMX. Набор SSE2 добавил 144 новые команды к SSE, в котором было только 70 команд процессору. Процессор, поддерживающий SSE2, требуется для установки Windows 8 и Microsoft Office 2013, а также интернет-браузеров на основе Chromium 32 и Firefox версии 49 и выше.ве Chromium 32 и Firefox версии 49 и выше. , SSE2 (Streaming SIMD Extensions 2) is one SSE2 (Streaming SIMD Extensions 2) is one of the Intel SIMD (Single Instruction, Multiple Data) processor supplementary instruction sets first introduced by Intel with the initial version of the Pentium 4 in 2000. It extends the earlier SSE instruction set, and is intended to fully replace MMX. Intel extended SSE2 to create SSE3 in 2004. SSE2 added 144 new instructions to SSE, which has 70 instructions. Competing chip-maker AMD added support for SSE2 with the introduction of their Opteron and Athlon 64 ranges of AMD64 64-bit CPUs in 2003.on 64 ranges of AMD64 64-bit CPUs in 2003. , De SSE2-uitbreiding op de SSE-instructieseDe SSE2-uitbreiding op de SSE-instructieset IA-32 is door Intel ontworpen en voor het eerst gebruikt in zijn Pentium 4-processor. Later heeft AMD ook ondersteuning voor de 144 nieuwe instructies van de SSE2-set toegevoegd aan hun -processorserie (waaronder de Athlon 64). De twee belangrijkste wijzigingen ten opzichte van de voorgaande SSE-instructieset zijn dat de grootte van de integer-registers zijn vergroot van 64 naar 128 bits enerzijds, en anderzijds dat in de floating point-registers nu double-precision floating-point-data kan worden geladen volgens de SIMD-principes. Beide wijzigingen hebben als voordeel dat er minder wisselingen in de MMX-registers plaatsvinden en bewerkingen dus sneller gebeuren.inden en bewerkingen dus sneller gebeuren. , SSE2 (Streaming SIMD Extensions 2) ist einSSE2 (Streaming SIMD Extensions 2) ist eine x86-Befehlssatzerweiterung, die Intel mit dem Pentium 4 einführte. SSE2 ermöglicht die Verarbeitung von Gleitkommazahlen mit doppelter Genauigkeit (d. h. 64-Bit-Präzision statt 32 Bit bei einfacher Genauigkeit) sowie die Anwendung von Ganzzahloperationen auf XMM-Register. SSE2 bietet gegenüber seinem Vorgänger SSE grundlegende Erweiterungen zur Verbesserung der Leistung bei Video- und Bildbearbeitung und -wiedergabe. Auch AMD integrierte SSE2 ab dem Athlon 64. Die Lizenz zur Nutzung von SSE2 erhielt AMD im Tausch gegen eine Lizenz zur Nutzung der 64-Bit-Befehlssatzerweiterung AMD64 (x86-64), die bei Intel zunächst EM64T hieß und schließlich schlicht Intel 64. SSE und SSE2 gehören bei x64, wie sowohl AMD64 als auch Intel 64 retronym als Befehlssatzerweiterung der x86-Architektur neben x86-64 und amd64 auch bezeichnet wird, zu den Kern-Instruktionen und sind daher auf allen 64-Bit-fähigen x86-Prozessoren (bzw. „x64-Prozessoren“) verfügbar. Auf 32-Bit-x86-Prozessoren (der 32-Bit-x86-Architektur IA-32) muss die Verfügbarkeit über entsprechende CPUID-Flags überprüft werden.ntsprechende CPUID-Flags überprüft werden. , Streaming SIMD Extension 2, généralement abrégé SSE2, est composée de 144 instructions et a fait son apparition avec le Pentium 4 d’Intel. Elle gère des registres 128 bits pour les entiers ainsi que les flottants simples et doubles précision. , SSE2,全名為Streaming SIMD Extensions 2,是一種IA-32架構的SIMD(單一指令多重資料)指令集。SSE2是在 2001年隨著Intel發表第一代Pentium 4處理器也一併推出的指令集。它延伸較早的SSE指令集,而且可以完全取代MMX指令集。在2004年,Intel 再度擴展了SSE2指令為 SSE3 指令集。與 70 條指令的 SSE 相比,SSE2新增了144條指令。在2003年,AMD也在發布AMD64的64位元處理器時跟進SSE2指令集。
http://dbpedia.org/ontology/wikiPageID 311203
http://dbpedia.org/ontology/wikiPageLength 8953
http://dbpedia.org/ontology/wikiPageRevisionID 1116881206
http://dbpedia.org/ontology/wikiPageWikiLink http://dbpedia.org/resource/SSSE3 + , http://dbpedia.org/resource/GNU_Compiler_Collection + , http://dbpedia.org/resource/VIA_C3 + , http://dbpedia.org/resource/Celeron_D + , http://dbpedia.org/resource/Intel_Quark + , http://dbpedia.org/resource/Data_structure_alignment + , http://dbpedia.org/resource/X86_instruction_set + , http://dbpedia.org/resource/SIMD + , http://dbpedia.org/resource/Automatic_vectorization + , http://dbpedia.org/resource/Microsoft_Visual_C%2B%2B + , http://dbpedia.org/resource/Throughput + , http://dbpedia.org/resource/Pentium_4 + , http://dbpedia.org/resource/NetBurst_%28microarchitecture%29 + , http://dbpedia.org/resource/X86 + , http://dbpedia.org/resource/Pentium_D + , http://dbpedia.org/resource/Intel + , http://dbpedia.org/resource/X86-64 + , http://dbpedia.org/resource/AMD_Athlon_64 + , http://dbpedia.org/resource/AMD64 + , http://dbpedia.org/resource/Microsoft_Visual_Studio + , http://dbpedia.org/resource/VIA_C7 + , http://dbpedia.org/resource/Floating_point + , http://dbpedia.org/resource/MASM + , http://dbpedia.org/resource/Cache_pollution + , http://dbpedia.org/resource/X86_instruction_listings + , http://dbpedia.org/resource/Intel_C%2B%2B_Compiler + , http://dbpedia.org/resource/Intel_Atom + , http://dbpedia.org/resource/Transmeta_Crusoe + , http://dbpedia.org/resource/Category:SIMD_computing + , http://dbpedia.org/resource/Core_%28microarchitecture%29 + , http://dbpedia.org/resource/AMD + , http://dbpedia.org/resource/Celeron + , http://dbpedia.org/resource/Category:X86_instructions + , http://dbpedia.org/resource/Processor_supplementary_instruction + , http://dbpedia.org/resource/Roundoff_error + , http://dbpedia.org/resource/Transmeta_Efficeon + , http://dbpedia.org/resource/Cache_control_instruction + , http://dbpedia.org/resource/IA-32 + , http://dbpedia.org/resource/Celeron_M + , http://dbpedia.org/resource/Xeon + , http://dbpedia.org/resource/X87 + , http://dbpedia.org/resource/Sun_Studio_Compiler_Suite + , http://dbpedia.org/resource/Pentium_M + , http://dbpedia.org/resource/Athlon_XP + , http://dbpedia.org/resource/Athlon_64 + , http://dbpedia.org/resource/Visual_C%2B%2B + , http://dbpedia.org/resource/SSE4 + , http://dbpedia.org/resource/SSE3 + , http://dbpedia.org/resource/Streaming_SIMD_Extensions + , http://dbpedia.org/resource/MMX_%28instruction_set%29 + , http://dbpedia.org/resource/Opteron +
http://dbpedia.org/property/wikiPageUsesTemplate http://dbpedia.org/resource/Template:Refimprove + , http://dbpedia.org/resource/Template:Multimedia_extensions + , http://dbpedia.org/resource/Template:Use_mdy_dates + , http://dbpedia.org/resource/Template:Reflist +
http://purl.org/dc/terms/subject http://dbpedia.org/resource/Category:X86_instructions + , http://dbpedia.org/resource/Category:SIMD_computing +
http://purl.org/linguistics/gold/hypernym http://dbpedia.org/resource/Sets +
http://www.w3.org/ns/prov#wasDerivedFrom http://en.wikipedia.org/wiki/SSE2?oldid=1116881206&ns=0 +
http://xmlns.com/foaf/0.1/isPrimaryTopicOf http://en.wikipedia.org/wiki/SSE2 +
owl:sameAs http://ru.dbpedia.org/resource/SSE2 + , http://it.dbpedia.org/resource/SSE2 + , http://rdf.freebase.com/ns/m.01t6bn + , http://ko.dbpedia.org/resource/SSE2 + , http://hu.dbpedia.org/resource/SSE2 + , http://yago-knowledge.org/resource/SSE2 + , http://www.wikidata.org/entity/Q900402 + , http://fr.dbpedia.org/resource/Streaming_SIMD_Extension_2 + , http://pt.dbpedia.org/resource/SSE2 + , http://fa.dbpedia.org/resource/SSE2 + , http://uk.dbpedia.org/resource/SSE2 + , http://nl.dbpedia.org/resource/SSE2 + , http://de.dbpedia.org/resource/Streaming_SIMD_Extensions_2 + , https://global.dbpedia.org/id/5439r + , http://no.dbpedia.org/resource/SSE2 + , http://fi.dbpedia.org/resource/SSE2 + , http://dbpedia.org/resource/SSE2 + , http://pl.dbpedia.org/resource/SSE2 + , http://et.dbpedia.org/resource/SSE2 + , http://es.dbpedia.org/resource/SSE2 + , http://zh.dbpedia.org/resource/SSE2 +
rdf:type http://dbpedia.org/class/yago/Whole100003553 + , http://dbpedia.org/class/yago/WikicatMicroprocessors + , http://dbpedia.org/class/yago/Conductor103088707 + , http://dbpedia.org/class/yago/Object100002684 + , http://dbpedia.org/class/yago/Microprocessor103760310 + , http://dbpedia.org/class/yago/SemiconductorDevice104171831 + , http://dbpedia.org/ontology/Train + , http://dbpedia.org/class/yago/WikicatIntelMicroprocessors + , http://dbpedia.org/class/yago/Instrumentality103575240 + , http://dbpedia.org/class/yago/Device103183080 + , http://dbpedia.org/class/yago/Chip103020034 + , http://dbpedia.org/class/yago/Artifact100021939 + , http://dbpedia.org/class/yago/PhysicalEntity100001930 +
rdfs:comment De SSE2-uitbreiding op de SSE-instructieseDe SSE2-uitbreiding op de SSE-instructieset IA-32 is door Intel ontworpen en voor het eerst gebruikt in zijn Pentium 4-processor. Later heeft AMD ook ondersteuning voor de 144 nieuwe instructies van de SSE2-set toegevoegd aan hun -processorserie (waaronder de Athlon 64). -processorserie (waaronder de Athlon 64). , SSE2(Streaming SIMD Extensions 2)는 IA-32 SSSE2(Streaming SIMD Extensions 2)는 IA-32 SIMD(Single Instruction, Multiple Data) 명령어 집합 중의 하나이다. SSE2는 2001년 인텔의 펜티엄 4에서 처음으로 발표되었다. SSE 명령어 집합의 확장이며 MMX (명령어 집합)를 완전히 대신하고자 하였다. 인텔은 2004년에 SSE3를 발표함으로써 SSE2를 확대하였다. SSE2는 144개의 새로운 명령어를 70개의 명령어로 구성된 SSE에 추가하였다. 인텔의 경쟁사인 AMD는 이 명령어를 2003년 옵테론과 애슬론 64에서부터 지원하기 시작했다.D는 이 명령어를 2003년 옵테론과 애슬론 64에서부터 지원하기 시작했다. , SSE2,全名為Streaming SIMD Extensions 2,是一種IA-32架構的SIMD(單一指令多重資料)指令集。SSE2是在 2001年隨著Intel發表第一代Pentium 4處理器也一併推出的指令集。它延伸較早的SSE指令集,而且可以完全取代MMX指令集。在2004年,Intel 再度擴展了SSE2指令為 SSE3 指令集。與 70 條指令的 SSE 相比,SSE2新增了144條指令。在2003年,AMD也在發布AMD64的64位元處理器時跟進SSE2指令集。 , As extensões SSE2 foram introduzidas no prAs extensões SSE2 foram introduzidas no processador Intel Pentium 4, lançado em Novembro de 2000. Apresentam 144 novas instruções destinadas ao processamento de dados empacotados nos registos XMM. As novas instruções incluem funcionalidades para tratamento de novos tipos de dados como os números de vírgula flutuante de dupla precisão e os inteiros (doubleword ou quadword). As funcionalidades de tratamento de inteiros introduzidas na tecnologia MMX foram agora estendidas a dados empacotados de 128 bits, duplicando potencialmente a capacidade de processamento de dados deste tipo.dade de processamento de dados deste tipo. , SSE2 è un instruction set SIMD dell'architettura IA-32, sviluppato dalla Intel Corporation. , SSE2 (Streaming SIMD Extensions 2) is one SSE2 (Streaming SIMD Extensions 2) is one of the Intel SIMD (Single Instruction, Multiple Data) processor supplementary instruction sets first introduced by Intel with the initial version of the Pentium 4 in 2000. It extends the earlier SSE instruction set, and is intended to fully replace MMX. Intel extended SSE2 to create SSE3 in 2004. SSE2 added 144 new instructions to SSE, which has 70 instructions. Competing chip-maker AMD added support for SSE2 with the introduction of their Opteron and Athlon 64 ranges of AMD64 64-bit CPUs in 2003.on 64 ranges of AMD64 64-bit CPUs in 2003. , Streaming SIMD Extension 2, généralement abrégé SSE2, est composée de 144 instructions et a fait son apparition avec le Pentium 4 d’Intel. Elle gère des registres 128 bits pour les entiers ainsi que les flottants simples et doubles précision. , SSE2 (Streaming SIMD Extensions 2) ist einSSE2 (Streaming SIMD Extensions 2) ist eine x86-Befehlssatzerweiterung, die Intel mit dem Pentium 4 einführte. SSE2 ermöglicht die Verarbeitung von Gleitkommazahlen mit doppelter Genauigkeit (d. h. 64-Bit-Präzision statt 32 Bit bei einfacher Genauigkeit) sowie die Anwendung von Ganzzahloperationen auf XMM-Register. von Ganzzahloperationen auf XMM-Register. , SSE2 (англ. Streaming SIMD Extensions 2, пSSE2 (англ. Streaming SIMD Extensions 2, потокове SIMD-розширення процесора) — це SIMD (англ. Single Instruction, Multiple Data, Одна вказівка — багато даних) набір указівок, розроблених Intel, і вперше представлених у процесорах серії Pentium 4. Перевага в швидкості обчислень досягається в тому випадку, коли необхідно виконати одну й ту ж послідовність дій над різними даними.ту ж послідовність дій над різними даними. , SSE2 (англ. Streaming SIMD Extensions 2, пSSE2 (англ. Streaming SIMD Extensions 2, потоковое SIMD-расширение процессора) — это SIMD (англ. Single Instruction, Multiple Data, Одна инструкция — множество данных) набор инструкций, разработанный Intel и впервые представленный в процессорах серии Pentium 4. SSE2 расширяет набор инструкций SSE с целью полностью вытеснить MMX. Набор SSE2 добавил 144 новые команды к SSE, в котором было только 70 команд процессору. Процессор, поддерживающий SSE2, требуется для установки Windows 8 и Microsoft Office 2013, а также интернет-браузеров на основе Chromium 32 и Firefox версии 49 и выше.ве Chromium 32 и Firefox версии 49 и выше. , Streaming SIMD Extensions 2 (SSE2) - zestaStreaming SIMD Extensions 2 (SSE2) - zestaw instrukcji SIMD, rozszerzający istniejący SSE. Nowe cechy: * działania wektorowe i skalarne na liczbach zmiennoprzecinkowych podwójnej precyzji; * umożliwienie wykonywania działań całkowitoliczbowych na 128-bitowych rejestrach XMM - dotychczas były to możliwe tylko dla 64-bitowych rejestrów MMX; * większa kontrola nad pamięcią podręczną. Technologia ta została wprowadzona w procesorach rodziny Pentium 4 oraz Athlon 64.cesorach rodziny Pentium 4 oraz Athlon 64. , SSE2 es el acrónimo de Streaming "Single ISSE2 es el acrónimo de Streaming "Single Instruction Multiple Data" Extensions 2 es uno de los conjuntos de instrucciones de la arquitectura IA-32 SIMD. Fue utilizada por primera vez en la primera versión del Pentium 4 en 2001. Estas extensiones están diseñadas para el trabajo avanzado con gráficos 3D, codificación y decodificación de vídeo, reconocimiento de voz, comercio electrónico, Internet, aplicaciones de ingeniería y científicas, etc. Se diferencian entre los tipos de datos:. Se diferencian entre los tipos de datos:
rdfs:label SSE2 , Streaming SIMD Extension 2 , Streaming SIMD Extensions 2
hide properties that link here 
http://dbpedia.org/resource/SSID2 + , http://dbpedia.org/resource/SSE_2 + , http://dbpedia.org/resource/Sse2 + http://dbpedia.org/ontology/wikiPageRedirects
http://dbpedia.org/resource/AltiVec + , http://dbpedia.org/resource/Visual_Instruction_Set + , http://dbpedia.org/resource/Pngcrush + , http://dbpedia.org/resource/Pentium_D + , http://dbpedia.org/resource/Comparison_of_video_codecs + , http://dbpedia.org/resource/Media_Player_Classic + , http://dbpedia.org/resource/PAQ + , http://dbpedia.org/resource/Pale_Moon + , http://dbpedia.org/resource/KFRlib + , http://dbpedia.org/resource/Kaby_Lake + , http://dbpedia.org/resource/Phyz + , http://dbpedia.org/resource/Integrated_Performance_Primitives + , http://dbpedia.org/resource/Intel_C%2B%2B_Compiler + , http://dbpedia.org/resource/Shareaza + , http://dbpedia.org/resource/Transmeta_Crusoe + , http://dbpedia.org/resource/List_of_sequence_alignment_software + , http://dbpedia.org/resource/.NET_Framework_version_history + , http://dbpedia.org/resource/List_of_AMD_Turion_processors + , http://dbpedia.org/resource/Athlon_X4 + , http://dbpedia.org/resource/VIA_Nano + , http://dbpedia.org/resource/List_of_AMD_FX_processors + , http://dbpedia.org/resource/Saturation_arithmetic + , http://dbpedia.org/resource/Chasys_Draw_IES + , http://dbpedia.org/resource/MOVAPD + , http://dbpedia.org/resource/MOVHPD + , http://dbpedia.org/resource/Ut_Video_Codec_Suite + , http://dbpedia.org/resource/HLT_%28x86_instruction%29 + , http://dbpedia.org/resource/Windows_Advanced_Rasterization_Platform + , http://dbpedia.org/resource/SWAR + , http://dbpedia.org/resource/Viterbi_decoder + , http://dbpedia.org/resource/Gulftown + , http://dbpedia.org/resource/SETI@home + , http://dbpedia.org/resource/Intel_Core + , http://dbpedia.org/resource/Windows_Photo_Gallery + , http://dbpedia.org/resource/Microsoft_Office_2013 + , http://dbpedia.org/resource/Mersenne_Twister + , http://dbpedia.org/resource/Goldmont + , http://dbpedia.org/resource/Tremont_%28microarchitecture%29 + , http://dbpedia.org/resource/Penryn_%28microarchitecture%29 + , http://dbpedia.org/resource/Goldmont_Plus + , http://dbpedia.org/resource/Nehalem_%28microarchitecture%29 + , http://dbpedia.org/resource/Pentium_Dual-Core + , http://dbpedia.org/resource/Haswell_%28microarchitecture%29 + , http://dbpedia.org/resource/Intrinsic_function + , http://dbpedia.org/resource/Google_Chrome_version_history + , http://dbpedia.org/resource/Intel_Ivy_Bridge%E2%80%93based_Xeon_microprocessors + , http://dbpedia.org/resource/Windows_7 + , http://dbpedia.org/resource/Hackintosh + , http://dbpedia.org/resource/Physical_Address_Extension + , http://dbpedia.org/resource/Jaguar_%28microarchitecture%29 + , http://dbpedia.org/resource/Swiftfox + , http://dbpedia.org/resource/History_of_iTunes + , http://dbpedia.org/resource/Firefox_version_history + , http://dbpedia.org/resource/P6_%28microarchitecture%29 + , http://dbpedia.org/resource/List_of_Intel_Core_i7_processors + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Cascade_Lake-based%29 + , http://dbpedia.org/resource/List_of_VIA_C7_microprocessors + , http://dbpedia.org/resource/List_of_VIA_Eden_microprocessors + , http://dbpedia.org/resource/List_of_VIA_Nano_microprocessors + , http://dbpedia.org/resource/List_of_VIA_microprocessor_cores + , http://dbpedia.org/resource/Windows_10 + , http://dbpedia.org/resource/Pentium_4 + , http://dbpedia.org/resource/Firefox + , http://dbpedia.org/resource/Intel_Atom + , http://dbpedia.org/resource/Westmere_%28microarchitecture%29 + , http://dbpedia.org/resource/List_of_Intel_Core_2_processors + , http://dbpedia.org/resource/VIA_C7 + , http://dbpedia.org/resource/Clarksfield_%28microprocessor%29 + , http://dbpedia.org/resource/JH_%28hash_function%29 + , http://dbpedia.org/resource/LGA_2011 + , http://dbpedia.org/resource/Sandy_Bridge + , http://dbpedia.org/resource/Ivy_Bridge_%28microarchitecture%29 + , http://dbpedia.org/resource/Windows_8 + , http://dbpedia.org/resource/Windows_NT + , http://dbpedia.org/resource/OpenCL + , http://dbpedia.org/resource/Double-precision_floating-point_format + , http://dbpedia.org/resource/FLOPS + , http://dbpedia.org/resource/Pentium + , http://dbpedia.org/resource/Ryzen + , http://dbpedia.org/resource/Opteron + , http://dbpedia.org/resource/Epyc + , http://dbpedia.org/resource/Phenom_II + , http://dbpedia.org/resource/Athlon_64 + , http://dbpedia.org/resource/Athlon_64_X2 + , http://dbpedia.org/resource/AMD_10h + , http://dbpedia.org/resource/AMD_FX + , http://dbpedia.org/resource/AMD_Phenom + , http://dbpedia.org/resource/AMD_Turion + , http://dbpedia.org/resource/Sempron + , http://dbpedia.org/resource/Sapphire_Rapids + , http://dbpedia.org/resource/List_of_AMD_Athlon_64_processors + , http://dbpedia.org/resource/List_of_AMD_Athlon_II_processors + , http://dbpedia.org/resource/List_of_AMD_Athlon_X2_processors + , http://dbpedia.org/resource/List_of_AMD_Phenom_processors + , http://dbpedia.org/resource/List_of_AMD_accelerated_processing_units + , http://dbpedia.org/resource/Transmeta + , http://dbpedia.org/resource/List_of_AMD_CPU_microarchitectures + , http://dbpedia.org/resource/List_of_AMD_Opteron_processors + , http://dbpedia.org/resource/List_of_AMD_mobile_processors + , http://dbpedia.org/resource/X86_assembly_language + , http://dbpedia.org/resource/Framewave + , http://dbpedia.org/resource/List_of_Folding@home_cores + , http://dbpedia.org/resource/List_of_Intel_processors + , http://dbpedia.org/resource/Athlon_II + , http://dbpedia.org/resource/XOP_instruction_set + , http://dbpedia.org/resource/CPUID + , http://dbpedia.org/resource/Ikarus_%28Scheme_implementation%29 + , http://dbpedia.org/resource/Smith%E2%80%93Waterman_algorithm + , http://dbpedia.org/resource/Sierra_Forest + , http://dbpedia.org/resource/Single_instruction%2C_multiple_data + , http://dbpedia.org/resource/Socket_939 + , http://dbpedia.org/resource/Yonah_%28microprocessor%29 + , http://dbpedia.org/resource/Broadwell_%28microarchitecture%29 + , http://dbpedia.org/resource/Pentium_M + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Skylake-based%29 + , http://dbpedia.org/resource/Strictfp + , http://dbpedia.org/resource/X86-64 + , http://dbpedia.org/resource/X86 + , http://dbpedia.org/resource/List_of_Mac_models_grouped_by_CPU_type + , http://dbpedia.org/resource/List_of_AMD_Athlon_XP_processors + , http://dbpedia.org/resource/Alder_Lake + , http://dbpedia.org/resource/Sum_of_absolute_differences + , http://dbpedia.org/resource/Comparison_of_instruction_set_architectures + , http://dbpedia.org/resource/List_of_features_removed_in_Windows_8 + , http://dbpedia.org/resource/X86_instruction_listings + , http://dbpedia.org/resource/PowerVM_Lx86 + , http://dbpedia.org/resource/X87 + , http://dbpedia.org/resource/FastCode + , http://dbpedia.org/resource/Grid_method_multiplication + , http://dbpedia.org/resource/Table_of_AMD_processors + , http://dbpedia.org/resource/SHA-3 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Broadwell-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Ivy_Bridge-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Nehalem-based%29 + , http://dbpedia.org/resource/List_of_AMD_Athlon_processors + , http://dbpedia.org/resource/List_of_Intel_Core_i9_processors + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Core-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28NetBurst-based%29 + , http://dbpedia.org/resource/Just-in-time_compilation + , http://dbpedia.org/resource/MMX_%28instruction_set%29 + , http://dbpedia.org/resource/Bobcat_%28microarchitecture%29 + , http://dbpedia.org/resource/Streaming_SIMD_Extensions + , http://dbpedia.org/resource/SSE3 + , http://dbpedia.org/resource/Puma_%28microarchitecture%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Haswell-based%29 + , http://dbpedia.org/resource/Skylake_%28microarchitecture%29 + , http://dbpedia.org/resource/Comparison_of_video_editing_software + , http://dbpedia.org/resource/Sum_of_absolute_transformed_differences + , http://dbpedia.org/resource/Transmeta_Efficeon + , http://dbpedia.org/resource/Rocket_Lake + , http://dbpedia.org/resource/Coffee_Lake + , http://dbpedia.org/resource/Gracemont_%28microarchitecture%29 + , http://dbpedia.org/resource/Intel_Core_%28microarchitecture%29 + , http://dbpedia.org/resource/NetBurst_%28microarchitecture%29 + , http://dbpedia.org/resource/Cascade_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Silvermont + , http://dbpedia.org/resource/List_of_Intel_Celeron_processors + , http://dbpedia.org/resource/List_of_Intel_Pentium_processors + , http://dbpedia.org/resource/Intel_Sandy_Bridge-based_Xeon_microprocessors + , http://dbpedia.org/resource/Comet_Lake + , http://dbpedia.org/resource/Cooper_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/MediaLib + , http://dbpedia.org/resource/Emerald_Rapids + , http://dbpedia.org/resource/Golden_Cove + , http://dbpedia.org/resource/Willow_Cove + , http://dbpedia.org/resource/List_of_Intel_Atom_processors + , http://dbpedia.org/resource/List_of_Intel_Core_processors + , http://dbpedia.org/resource/List_of_Intel_Pentium_4_processors + , http://dbpedia.org/resource/List_of_Intel_Pentium_D_processors + , http://dbpedia.org/resource/List_of_Intel_Pentium_M_processors + , http://dbpedia.org/resource/Arrandale + , http://dbpedia.org/resource/Bloomfield_%28microprocessor%29 + , http://dbpedia.org/resource/Sunny_Cove_%28microarchitecture%29 + , http://dbpedia.org/resource/Swiftweasel + , http://dbpedia.org/resource/Clarkdale_%28microprocessor%29 + , http://dbpedia.org/resource/Cannon_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Raptor_Lake + , http://dbpedia.org/resource/Lynnfield_%28microprocessor%29 + , http://dbpedia.org/resource/Tolapai + , http://dbpedia.org/resource/Fraps + , http://dbpedia.org/resource/Whiskey_Lake + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Kaby_Lake-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Yonah-based%29 + , http://dbpedia.org/resource/Bonnell_%28microarchitecture%29 + , http://dbpedia.org/resource/List_of_Intel_Core_i3_processors + , http://dbpedia.org/resource/List_of_Intel_Core_i5_processors + , http://dbpedia.org/resource/List_of_Intel_Core_M_processors + , http://dbpedia.org/resource/SSID2 + , http://dbpedia.org/resource/SSE_2 + , http://dbpedia.org/resource/Sse2 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Sandy_Bridge-based%29 + , http://dbpedia.org/resource/List_of_AMD_Sempron_processors + http://dbpedia.org/ontology/wikiPageWikiLink
http://dbpedia.org/resource/Gulftown + , http://dbpedia.org/resource/Pentium_Dual-Core + , http://dbpedia.org/resource/Clarksfield_%28microprocessor%29 + , http://dbpedia.org/resource/Epyc + , http://dbpedia.org/resource/Phenom_II + , http://dbpedia.org/resource/Athlon_64 + , http://dbpedia.org/resource/Athlon_64_X2 + , http://dbpedia.org/resource/AMD_Phenom + , http://dbpedia.org/resource/Arrandale + , http://dbpedia.org/resource/Bloomfield_%28microprocessor%29 + , http://dbpedia.org/resource/Clarkdale_%28microprocessor%29 + , http://dbpedia.org/resource/Lynnfield_%28microprocessor%29 + http://dbpedia.org/property/arch
http://dbpedia.org/resource/Kaby_Lake + , http://dbpedia.org/resource/Intel_Core + , http://dbpedia.org/resource/Goldmont + , http://dbpedia.org/resource/Tremont_%28microarchitecture%29 + , http://dbpedia.org/resource/Penryn_%28microarchitecture%29 + , http://dbpedia.org/resource/Goldmont_Plus + , http://dbpedia.org/resource/Nehalem_%28microarchitecture%29 + , http://dbpedia.org/resource/P6_%28microarchitecture%29 + , http://dbpedia.org/resource/Intel_Atom + , http://dbpedia.org/resource/Westmere_%28microarchitecture%29 + , http://dbpedia.org/resource/Sandy_Bridge + , http://dbpedia.org/resource/Ivy_Bridge_%28microarchitecture%29 + , http://dbpedia.org/resource/Sapphire_Rapids + , http://dbpedia.org/resource/Sierra_Forest + , http://dbpedia.org/resource/Broadwell_%28microarchitecture%29 + , http://dbpedia.org/resource/X86 + , http://dbpedia.org/resource/Alder_Lake + , http://dbpedia.org/resource/Skylake_%28microarchitecture%29 + , http://dbpedia.org/resource/Rocket_Lake + , http://dbpedia.org/resource/Coffee_Lake + , http://dbpedia.org/resource/Gracemont_%28microarchitecture%29 + , http://dbpedia.org/resource/Intel_Core_%28microarchitecture%29 + , http://dbpedia.org/resource/Cascade_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Silvermont + , http://dbpedia.org/resource/Comet_Lake + , http://dbpedia.org/resource/Cooper_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Emerald_Rapids + , http://dbpedia.org/resource/Golden_Cove + , http://dbpedia.org/resource/Willow_Cove + , http://dbpedia.org/resource/Sunny_Cove_%28microarchitecture%29 + , http://dbpedia.org/resource/Cannon_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Raptor_Lake + , http://dbpedia.org/resource/Whiskey_Lake + , http://dbpedia.org/resource/Bonnell_%28microarchitecture%29 + http://dbpedia.org/property/extensions
http://en.wikipedia.org/wiki/SSE2 + http://xmlns.com/foaf/0.1/primaryTopic
http://dbpedia.org/resource/SSE2 + owl:sameAs
 

 

Enter the name of the page to start semantic browsing from.