Browse Wiki & Semantic Web

Jump to: navigation, search
Http://dbpedia.org/resource/SSE4
  This page has no properties.
hide properties that link here 
  No properties link to this page.
 
http://dbpedia.org/resource/SSE4
http://dbpedia.org/ontology/abstract SSE4 — набор команд микроархитектуры IntelSSE4 — набор команд микроархитектуры Intel Core, впервые реализованный в процессорах серии Penryn (не следует путать с SSE4A от AMD). Он был анонсирован 27 сентября 2006 года, однако детальное описание стало доступно только весной 2007 года. Более подробное описание новых возможностей процессоров для программистов можно найти на сайте Intel. программистов можно найти на сайте Intel. , Streaming SIMD Extensions 4 (SSE4) – rozszStreaming SIMD Extensions 4 (SSE4) – rozszerzenie zestawu instrukcji SSE opublikowane w kwietniu 2007 przez firmę Intel. SSE4 wprowadza 54 nowe instrukcje, podzielone na dwie podgrupy (wersje): SSE4.1 zawierający 47 rozkazów oraz SSE4.2 zawierający dodatkowe 7. Rozkazy SSE4.1 stanowią rozszerzenie istniejących instrukcji wektorowych operujących na liczbach całkowitych oraz zmiennoprzecinkowych; instrukcje MPSADBW i PHMINPOSUW ułatwiają i przyspieszają kompresję wideo. Rozkazy SSE4.2 są bardziej specjalizowane, np. istnieje rozkaz obliczający sumę kontrolną CRC-32, czy liczbę ustawionych bitów, a także instrukcje działające na łańcuchach znaków. Nowością w SSE4 są rozkazy stałoprzecinkowe, które modyfikują rejestr flag procesora - dotychczas żaden z rozkazów SSE działający na liczbach całkowitych tego nie robił. Ponadto nowe instrukcje wektorowe działają wyłącznie na rejestrach XMM - w SSE2, SSE3 i SSSE3 istniała możliwość przeprowadzania większości obliczeń również na rejestrach MMX. SSE4 nie wprowadza nowych typów danych, używa typów zdefiniowanych w SSE i SSE2., używa typów zdefiniowanych w SSE i SSE2. , SSE4 (Streaming SIMD Extensions 4) ist einSSE4 (Streaming SIMD Extensions 4) ist eine Befehlssatzerweiterung, die bei AMD seit AMD Bulldozer und bei Intel seit der Penryn-Variante der Core-2-Prozessoren verwendet wird. Der zweite Teil, SSE4.2 genannt, wurde mit der Intel-Nehalem-Mikroarchitektur eingeführt. Intel SSE4 besteht aus 54 Befehlen. Der erste Teil von 47 Befehlen erschien unter dem Namen SSE4.1. Darüber hinaus erschienen noch einmal sieben Befehle als SSE4.2 ab Core i7 ab der Variante Nehalem. AMD fügte anstelle dessen mit der K10-Architektur vier eigene Befehle hinzu und veröffentlichte diesen Instruktionssatz unter dem Namen SSE4a. Die Prozessoren der Bulldozer-Mikroarchitektur, die im Oktober 2011 veröffentlicht wurden, unterstützen zusätzlich zu SSE4a auch SSE4.1 und 4.2 vollständig. Intel-Prozessoren unterstützen im Gegenzug die SSE4a-Befehle bis heute nicht.egenzug die SSE4a-Befehle bis heute nicht. , SSE4 è un set d'istruzioni Streaming SIMD SSE4 è un set d'istruzioni Streaming SIMD Extensions annunciato da Intel a settembre 2006 e arrivato poi sul mercato a fine 2007 con i primi processori a 45 nm presentati dalla stessa Intel. Come i set predecessori, anche con SSE4 è possibile ripetere la stessa operazione con più di un elemento di dati, al posto di richiedere che ogni istruzione sia direttamente legata ad un elemento dati, permettendo di ottenere un generale incremento della velocità di elaborazione con applicazioni di tipo multimediale.one con applicazioni di tipo multimediale. , SSE4 é a quarta versão das extensões SSE qSSE4 é a quarta versão das extensões SSE que foi incorporada nos processadores da Intel a partir de 2008. Disponibilizou dezenas de novas instruções para processamento de dados empacotados que incluíram, entre outras, funcionalidades para pesquisa de strings, produtos vetoriais e verificação de integridade (CRC).oriais e verificação de integridade (CRC). , SSE4 (Streaming SIMD Extensions 4) is a SISSE4 (Streaming SIMD Extensions 4) is a SIMD CPU instruction set used in the Intel Core microarchitecture and AMD K10 (K8L). It was announced on September 27, 2006, at the Fall 2006 Intel Developer Forum, with vague details in a white paper; more precise details of 47 instructions became available at the Spring 2007 Intel Developer Forum in Beijing, in the presentation. SSE4 is fully compatible with software written for previous generations of Intel 64 and IA-32 architecture microprocessors. All existing software continues to run correctly without modification on microprocessors that incorporate SSE4, as well as in the presence of existing and new applications that incorporate SSE4.nd new applications that incorporate SSE4. , SSE4 (pour Streaming SIMD Extensions versiSSE4 (pour Streaming SIMD Extensions version 4), aussi connu sous le nom de Nehalem New Instructions (NNI) est un jeu d’instructions supplémentaires pour l’architecture x86. Le jeu complet comprend 54 instructions. L’annonce de ce nouveau jeu d’instruction fut faite le 27 septembre 2006 à l’Intel Developer Forum d’automne 2006. Ce jeu d’instruction devrait améliorer les performances multimédia, les algorithmes de recherche et de détection, la protection des données (checksum de type CRC) et la vectorisation.checksum de type CRC) et la vectorisation. , SSE4 (Streaming SIMD Extensions 4)是Intel Core微架構和AMD K10中所使用的SIMD CPU指令集。它在2006年9月27日在英特爾開發者論壇上被宣佈,白皮書上的細節還較為模糊。隨後在北京的2007年春季英特爾開發者論壇上的演示文稿中提供了47個指令的更精確細節。SSE4與為前代英特爾64和IA-32架構微處理器編寫的軟體完全兼容。所有現有軟體均可正確運行,無需修改包含SSE4的微處理器,以及現有和新應用程式(包含SSE4)。 , SSE4 es un conjunto de instrucciones impleSSE4 es un conjunto de instrucciones implementadas en el microprocesador K10 de AMD de manera parcial (solo dispone de SSE4a) y en la familia Intel Core2 de 45nm y posteriores. Se anunció el 27 de septiembre de 2006 en el Foro de desarrolladores de Intel, mostrando solo vagos detalles de lo que finalmente sería el nuevo conjunto de instrucciones. Durante la siguiente edición del foro de desarrolladores del 2007, se especificó que finalmente serían 47 instrucciones las que conformarían el set SSE4.ucciones las que conformarían el set SSE4. , SSE4(Streaming SIMD Extensions 4)는 인텔 코어 마이크로아키텍처와 AMD K10(K8L)에서 지원되는 명령어 집합이다. 2006년 9월 27일에 2006 추계 인텔 개발자 포럼에서 약간 모호한 백서와 함께 발표되었다. 이후 2007년 봄 북경에서 개최된 인텔 개발자 포럼에서 47개의 자세한 명령어가 소개되었다. SSE4 프로그래밍 참조서가 [1] 인텔로부터 제공된다.
http://dbpedia.org/ontology/wikiPageExternalLink http://halobates.de/pcmpstr-js/pcmp.html + , https://www.intel.com/content/dam/develop/external/us/en/documents/d9156103-705230.pdf + , https://ghostarchive.org/archive/qQEXl%3Fkreymer=true +
http://dbpedia.org/ontology/wikiPageID 6821879
http://dbpedia.org/ontology/wikiPageLength 20930
http://dbpedia.org/ontology/wikiPageRevisionID 1099537084
http://dbpedia.org/ontology/wikiPageWikiLink http://dbpedia.org/resource/Goldmont_Plus + , http://dbpedia.org/resource/Celeron + , http://dbpedia.org/resource/Category:X86_instructions + , http://dbpedia.org/resource/K10_%28microarchitecture%29 + , http://dbpedia.org/resource/Bit_Manipulation_Instruction_Sets + , http://dbpedia.org/resource/Core_%28microarchitecture%29 + , http://dbpedia.org/resource/Silvermont_%28microarchitecture%29 + , http://dbpedia.org/resource/Nehalem_%28microarchitecture%29 + , http://dbpedia.org/resource/Puma_%28microarchitecture%29 + , http://dbpedia.org/resource/Category:SIMD_computing + , http://dbpedia.org/resource/Hamming_weight + , http://dbpedia.org/resource/CRC32 + , http://dbpedia.org/resource/Intel_Developer_Forum + , http://dbpedia.org/resource/Leading_zero_count + , http://dbpedia.org/resource/Intel_Core_2 + , http://dbpedia.org/resource/Zhaoxin + , http://dbpedia.org/resource/AMD_10h + , http://dbpedia.org/resource/Intel_Core_i7 + , http://dbpedia.org/resource/Advanced_Vector_Extensions + , http://dbpedia.org/resource/Intel_Corporation + , http://dbpedia.org/resource/Jaguar_%28microarchitecture%29 + , http://dbpedia.org/resource/Beijing + , http://dbpedia.org/resource/Codec + , http://dbpedia.org/resource/SSSE3 + , http://dbpedia.org/resource/Advanced_Micro_Devices + , http://dbpedia.org/resource/AMD + , http://dbpedia.org/resource/AMD_K10 + , http://dbpedia.org/resource/High-definition_video + , http://dbpedia.org/resource/Westmere_%28microarchitecture%29 + , http://dbpedia.org/resource/VIA_Nano + , http://dbpedia.org/resource/Instruction_set + , http://dbpedia.org/resource/Intel + , http://dbpedia.org/resource/Core_2 + , http://dbpedia.org/resource/VIA_Technologies + , http://dbpedia.org/resource/Pentium + , http://dbpedia.org/resource/VIA_Eden + , http://dbpedia.org/resource/Goldmont + , http://dbpedia.org/resource/Sandy_Bridge_%28microarchitecture%29 + , http://dbpedia.org/resource/Zero_flag + , http://dbpedia.org/resource/Tremont_%28microarchitecture%29 + , http://dbpedia.org/resource/Penryn_%28microarchitecture%29 + , http://dbpedia.org/resource/SIMD + , http://dbpedia.org/resource/Excavator_%28microarchitecture%29 + , http://dbpedia.org/resource/Steamroller_%28microarchitecture%29 + , http://dbpedia.org/resource/Zen_2 + , http://dbpedia.org/resource/Zen_3 + , http://dbpedia.org/resource/Zen%2B + , http://dbpedia.org/resource/Piledriver_%28microarchitecture%29 + , http://dbpedia.org/resource/Zen_%28microarchitecture%29 + , http://dbpedia.org/resource/Haswell_%28microarchitecture%29 + , http://dbpedia.org/resource/Core_i7 + , http://dbpedia.org/resource/Dot_product_instruction + , http://dbpedia.org/resource/Pentium_Dual-Core + , http://dbpedia.org/resource/Bulldozer_%28microarchitecture%29 + , http://dbpedia.org/resource/Cyclic_redundancy_check + , http://dbpedia.org/resource/Bobcat_%28processor%29 + , http://dbpedia.org/resource/XML + , http://dbpedia.org/resource/White_paper +
http://dbpedia.org/property/wikiPageUsesTemplate http://dbpedia.org/resource/Template:Use_mdy_dates + , http://dbpedia.org/resource/Template:Reflist + , http://dbpedia.org/resource/Template:Multimedia_extensions + , http://dbpedia.org/resource/Template:Technical +
http://purl.org/dc/terms/subject http://dbpedia.org/resource/Category:SIMD_computing + , http://dbpedia.org/resource/Category:X86_instructions +
http://purl.org/linguistics/gold/hypernym http://dbpedia.org/resource/Instruction +
http://www.w3.org/ns/prov#wasDerivedFrom http://en.wikipedia.org/wiki/SSE4?oldid=1099537084&ns=0 +
http://xmlns.com/foaf/0.1/isPrimaryTopicOf http://en.wikipedia.org/wiki/SSE4 +
owl:sameAs http://www.wikidata.org/entity/Q6011196 + , http://yago-knowledge.org/resource/SSE4 + , http://pt.dbpedia.org/resource/SSE4 + , http://dbpedia.org/resource/SSE4 + , http://es.dbpedia.org/resource/SSE4 + , http://de.dbpedia.org/resource/Streaming_SIMD_Extensions_4 + , http://rdf.freebase.com/ns/m.025t_k2 + , http://ko.dbpedia.org/resource/SSE4 + , http://pl.dbpedia.org/resource/SSE4 + , http://tr.dbpedia.org/resource/Sse4 + , http://fr.dbpedia.org/resource/SSE4 + , http://zh.dbpedia.org/resource/SSE4 + , http://ru.dbpedia.org/resource/SSE4 + , https://global.dbpedia.org/id/4nLAk + , http://it.dbpedia.org/resource/SSE4 +
rdf:type http://dbpedia.org/class/yago/SemiconductorDevice104171831 + , http://dbpedia.org/class/yago/Artifact100021939 + , http://dbpedia.org/class/yago/PhysicalEntity100001930 + , http://dbpedia.org/class/yago/Whole100003553 + , http://dbpedia.org/class/yago/Object100002684 + , http://dbpedia.org/class/yago/Instrumentality103575240 + , http://dbpedia.org/class/yago/Device103183080 + , http://dbpedia.org/class/yago/Chip103020034 + , http://dbpedia.org/ontology/ProgrammingLanguage + , http://dbpedia.org/class/yago/Microprocessor103760310 + , http://dbpedia.org/class/yago/Conductor103088707 + , http://dbpedia.org/class/yago/WikicatMicroprocessors +
rdfs:comment SSE4 (Streaming SIMD Extensions 4) ist einSSE4 (Streaming SIMD Extensions 4) ist eine Befehlssatzerweiterung, die bei AMD seit AMD Bulldozer und bei Intel seit der Penryn-Variante der Core-2-Prozessoren verwendet wird. Der zweite Teil, SSE4.2 genannt, wurde mit der Intel-Nehalem-Mikroarchitektur eingeführt. Intel SSE4 besteht aus 54 Befehlen. Der erste Teil von 47 Befehlen erschien unter dem Namen SSE4.1. Darüber hinaus erschienen noch einmal sieben Befehle als SSE4.2 ab Core i7 ab der Variante Nehalem.SSE4.2 ab Core i7 ab der Variante Nehalem. , SSE4 — набор команд микроархитектуры IntelSSE4 — набор команд микроархитектуры Intel Core, впервые реализованный в процессорах серии Penryn (не следует путать с SSE4A от AMD). Он был анонсирован 27 сентября 2006 года, однако детальное описание стало доступно только весной 2007 года. Более подробное описание новых возможностей процессоров для программистов можно найти на сайте Intel. программистов можно найти на сайте Intel. , SSE4 es un conjunto de instrucciones impleSSE4 es un conjunto de instrucciones implementadas en el microprocesador K10 de AMD de manera parcial (solo dispone de SSE4a) y en la familia Intel Core2 de 45nm y posteriores. Se anunció el 27 de septiembre de 2006 en el Foro de desarrolladores de Intel, mostrando solo vagos detalles de lo que finalmente sería el nuevo conjunto de instrucciones. Durante la siguiente edición del foro de desarrolladores del 2007, se especificó que finalmente serían 47 instrucciones las que conformarían el set SSE4.ucciones las que conformarían el set SSE4. , SSE4 (Streaming SIMD Extensions 4)是Intel Core微架構和AMD K10中所使用的SIMD CPU指令集。它在2006年9月27日在英特爾開發者論壇上被宣佈,白皮書上的細節還較為模糊。隨後在北京的2007年春季英特爾開發者論壇上的演示文稿中提供了47個指令的更精確細節。SSE4與為前代英特爾64和IA-32架構微處理器編寫的軟體完全兼容。所有現有軟體均可正確運行,無需修改包含SSE4的微處理器,以及現有和新應用程式(包含SSE4)。 , SSE4 (Streaming SIMD Extensions 4) is a SISSE4 (Streaming SIMD Extensions 4) is a SIMD CPU instruction set used in the Intel Core microarchitecture and AMD K10 (K8L). It was announced on September 27, 2006, at the Fall 2006 Intel Developer Forum, with vague details in a white paper; more precise details of 47 instructions became available at the Spring 2007 Intel Developer Forum in Beijing, in the presentation. SSE4 is fully compatible with software written for previous generations of Intel 64 and IA-32 architecture microprocessors. All existing software continues to run correctly without modification on microprocessors that incorporate SSE4, as well as in the presence of existing and new applications that incorporate SSE4.nd new applications that incorporate SSE4. , SSE4 è un set d'istruzioni Streaming SIMD SSE4 è un set d'istruzioni Streaming SIMD Extensions annunciato da Intel a settembre 2006 e arrivato poi sul mercato a fine 2007 con i primi processori a 45 nm presentati dalla stessa Intel. Come i set predecessori, anche con SSE4 è possibile ripetere la stessa operazione con più di un elemento di dati, al posto di richiedere che ogni istruzione sia direttamente legata ad un elemento dati, permettendo di ottenere un generale incremento della velocità di elaborazione con applicazioni di tipo multimediale.one con applicazioni di tipo multimediale. , SSE4 é a quarta versão das extensões SSE qSSE4 é a quarta versão das extensões SSE que foi incorporada nos processadores da Intel a partir de 2008. Disponibilizou dezenas de novas instruções para processamento de dados empacotados que incluíram, entre outras, funcionalidades para pesquisa de strings, produtos vetoriais e verificação de integridade (CRC).oriais e verificação de integridade (CRC). , SSE4(Streaming SIMD Extensions 4)는 인텔 코어 마이크로아키텍처와 AMD K10(K8L)에서 지원되는 명령어 집합이다. 2006년 9월 27일에 2006 추계 인텔 개발자 포럼에서 약간 모호한 백서와 함께 발표되었다. 이후 2007년 봄 북경에서 개최된 인텔 개발자 포럼에서 47개의 자세한 명령어가 소개되었다. SSE4 프로그래밍 참조서가 [1] 인텔로부터 제공된다. , Streaming SIMD Extensions 4 (SSE4) – rozszStreaming SIMD Extensions 4 (SSE4) – rozszerzenie zestawu instrukcji SSE opublikowane w kwietniu 2007 przez firmę Intel. SSE4 wprowadza 54 nowe instrukcje, podzielone na dwie podgrupy (wersje): SSE4.1 zawierający 47 rozkazów oraz SSE4.2 zawierający dodatkowe 7. SSE4 nie wprowadza nowych typów danych, używa typów zdefiniowanych w SSE i SSE2., używa typów zdefiniowanych w SSE i SSE2. , SSE4 (pour Streaming SIMD Extensions versiSSE4 (pour Streaming SIMD Extensions version 4), aussi connu sous le nom de Nehalem New Instructions (NNI) est un jeu d’instructions supplémentaires pour l’architecture x86. Le jeu complet comprend 54 instructions. L’annonce de ce nouveau jeu d’instruction fut faite le 27 septembre 2006 à l’Intel Developer Forum d’automne 2006. Ce jeu d’instruction devrait améliorer les performances multimédia, les algorithmes de recherche et de détection, la protection des données (checksum de type CRC) et la vectorisation.checksum de type CRC) et la vectorisation.
rdfs:label SSE4 , Streaming SIMD Extensions 4
hide properties that link here 
http://dbpedia.org/resource/Gesher_New_Instructions + , http://dbpedia.org/resource/HD_Boost + , http://dbpedia.org/resource/SSE4A + , http://dbpedia.org/resource/SSE_4 + , http://dbpedia.org/resource/SSE_4.1 + , http://dbpedia.org/resource/SSE_4.2 + , http://dbpedia.org/resource/SSE4a + , http://dbpedia.org/resource/SSE4.1 + , http://dbpedia.org/resource/SSE4.2 + http://dbpedia.org/ontology/wikiPageRedirects
http://dbpedia.org/resource/Visual_Instruction_Set + , http://dbpedia.org/resource/Kaby_Lake + , http://dbpedia.org/resource/Integrated_Performance_Primitives + , http://dbpedia.org/resource/Intel_C%2B%2B_Compiler + , http://dbpedia.org/resource/Intel_Fortran_Compiler + , http://dbpedia.org/resource/Kdb%2B + , http://dbpedia.org/resource/VIA_Nano + , http://dbpedia.org/resource/Chasys_Draw_IES + , http://dbpedia.org/resource/AVX-512 + , http://dbpedia.org/resource/Gulftown + , http://dbpedia.org/resource/SETI@home + , http://dbpedia.org/resource/Intel_Core + , http://dbpedia.org/resource/Goldmont + , http://dbpedia.org/resource/Tremont_%28microarchitecture%29 + , http://dbpedia.org/resource/Penryn_%28microarchitecture%29 + , http://dbpedia.org/resource/Goldmont_Plus + , http://dbpedia.org/resource/Nehalem_%28microarchitecture%29 + , http://dbpedia.org/resource/Haswell_%28microarchitecture%29 + , http://dbpedia.org/resource/Intrinsic_function + , http://dbpedia.org/resource/Hackintosh + , http://dbpedia.org/resource/Clear_Linux_OS + , http://dbpedia.org/resource/Intel_Atom + , http://dbpedia.org/resource/Westmere_%28microarchitecture%29 + , http://dbpedia.org/resource/List_of_Intel_Core_2_processors + , http://dbpedia.org/resource/W._Wesley_Peterson + , http://dbpedia.org/resource/Sandy_Bridge + , http://dbpedia.org/resource/Ivy_Bridge_%28microarchitecture%29 + , http://dbpedia.org/resource/FLOPS + , http://dbpedia.org/resource/Phenom_II + , http://dbpedia.org/resource/AMD_10h + , http://dbpedia.org/resource/AMD_Phenom + , http://dbpedia.org/resource/SSE5 + , http://dbpedia.org/resource/Sapphire_Rapids + , http://dbpedia.org/resource/X86_assembly_language + , http://dbpedia.org/resource/45_nm_process + , http://dbpedia.org/resource/List_of_Intel_processors + , http://dbpedia.org/resource/XOP_instruction_set + , http://dbpedia.org/resource/Sierra_Forest + , http://dbpedia.org/resource/Single_instruction%2C_multiple_data + , http://dbpedia.org/resource/X86_Bit_manipulation_instruction_set + , http://dbpedia.org/resource/Penryn_%28microprocessor%29 + , http://dbpedia.org/resource/Broadwell_%28microarchitecture%29 + , http://dbpedia.org/resource/X86 + , http://dbpedia.org/resource/Cyclic_redundancy_check + , http://dbpedia.org/resource/Centrino + , http://dbpedia.org/resource/List_of_Mac_models_grouped_by_CPU_type + , http://dbpedia.org/resource/Alder_Lake + , http://dbpedia.org/resource/Comparison_of_instruction_set_architectures + , http://dbpedia.org/resource/X86_instruction_listings + , http://dbpedia.org/resource/X87 + , http://dbpedia.org/resource/FastCode + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Nehalem-based%29 + , http://dbpedia.org/resource/Gesher_New_Instructions + , http://dbpedia.org/resource/HD_Boost + , http://dbpedia.org/resource/SSE4A + , http://dbpedia.org/resource/SSE_4 + , http://dbpedia.org/resource/SSE_4.1 + , http://dbpedia.org/resource/SSE_4.2 + , http://dbpedia.org/resource/SSE4a + , http://dbpedia.org/resource/Advanced_Vector_Extensions + , http://dbpedia.org/resource/Streaming_SIMD_Extensions + , http://dbpedia.org/resource/SSE2 + , http://dbpedia.org/resource/SSE4.1 + , http://dbpedia.org/resource/SSE4.2 + , http://dbpedia.org/resource/Skylake_%28microarchitecture%29 + , http://dbpedia.org/resource/Rocket_Lake + , http://dbpedia.org/resource/Coffee_Lake + , http://dbpedia.org/resource/Gracemont_%28microarchitecture%29 + , http://dbpedia.org/resource/List_of_Intel_CPU_microarchitectures + , http://dbpedia.org/resource/Intel_Core_%28microarchitecture%29 + , http://dbpedia.org/resource/Cascade_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Silvermont + , http://dbpedia.org/resource/List_of_Intel_Pentium_processors + , http://dbpedia.org/resource/Comet_Lake + , http://dbpedia.org/resource/Cooper_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Emerald_Rapids + , http://dbpedia.org/resource/Golden_Cove + , http://dbpedia.org/resource/Willow_Cove + , http://dbpedia.org/resource/List_of_Intel_Atom_processors + , http://dbpedia.org/resource/Bloomfield_%28microprocessor%29 + , http://dbpedia.org/resource/Sunny_Cove_%28microarchitecture%29 + , http://dbpedia.org/resource/Wolfdale_%28microprocessor%29 + , http://dbpedia.org/resource/Cannon_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Raptor_Lake + , http://dbpedia.org/resource/Yorkfield + , http://dbpedia.org/resource/Whiskey_Lake + http://dbpedia.org/ontology/wikiPageWikiLink
http://dbpedia.org/resource/Gulftown + , http://dbpedia.org/resource/Phenom_II + , http://dbpedia.org/resource/AMD_Phenom + http://dbpedia.org/property/arch
http://dbpedia.org/resource/Kaby_Lake + , http://dbpedia.org/resource/Intel_Core + , http://dbpedia.org/resource/Goldmont + , http://dbpedia.org/resource/Tremont_%28microarchitecture%29 + , http://dbpedia.org/resource/Penryn_%28microarchitecture%29 + , http://dbpedia.org/resource/Goldmont_Plus + , http://dbpedia.org/resource/Nehalem_%28microarchitecture%29 + , http://dbpedia.org/resource/Intel_Atom + , http://dbpedia.org/resource/Westmere_%28microarchitecture%29 + , http://dbpedia.org/resource/Sandy_Bridge + , http://dbpedia.org/resource/Ivy_Bridge_%28microarchitecture%29 + , http://dbpedia.org/resource/Sapphire_Rapids + , http://dbpedia.org/resource/Sierra_Forest + , http://dbpedia.org/resource/Broadwell_%28microarchitecture%29 + , http://dbpedia.org/resource/X86 + , http://dbpedia.org/resource/Alder_Lake + , http://dbpedia.org/resource/Skylake_%28microarchitecture%29 + , http://dbpedia.org/resource/Rocket_Lake + , http://dbpedia.org/resource/Coffee_Lake + , http://dbpedia.org/resource/Gracemont_%28microarchitecture%29 + , http://dbpedia.org/resource/Intel_Core_%28microarchitecture%29 + , http://dbpedia.org/resource/Cascade_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Silvermont + , http://dbpedia.org/resource/Comet_Lake + , http://dbpedia.org/resource/Cooper_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Emerald_Rapids + , http://dbpedia.org/resource/Golden_Cove + , http://dbpedia.org/resource/Willow_Cove + , http://dbpedia.org/resource/Sunny_Cove_%28microarchitecture%29 + , http://dbpedia.org/resource/Cannon_Lake_%28microprocessor%29 + , http://dbpedia.org/resource/Raptor_Lake + http://dbpedia.org/property/extensions
http://en.wikipedia.org/wiki/SSE4 + http://xmlns.com/foaf/0.1/primaryTopic
http://dbpedia.org/resource/SSE4 + owl:sameAs
 

 

Enter the name of the page to start semantic browsing from.