Browse Wiki & Semantic Web

Jump to: navigation, search
Http://dbpedia.org/resource/Front-side bus
  This page has no properties.
hide properties that link here 
  No properties link to this page.
 
http://dbpedia.org/resource/Front-side_bus
http://dbpedia.org/ontology/abstract Nei Personal Computer il Front Side Bus (FSB) è il bus che trasporta i dati tra la CPU e il northbridge. , フロントサイドバス (Front Side Bus, FSB) は、CPUバスの一種である。x86がシステム(ノースブリッジ)側と2次キャッシュ側にそれぞれCPUバスを持った際に、システム側のバスを指して命名された。 , A front-side bus (FSB) is a computer commuA front-side bus (FSB) is a computer communication interface (bus) that was often used in Intel-chip-based computers during the 1990s and 2000s. The EV6 bus served the same function for competing AMD CPUs. Both typically carry data between the central processing unit (CPU) and a memory controller hub, known as the northbridge. Depending on the implementation, some computers may also have a back-side bus that connects the CPU to the cache. This bus and the cache connected to it are faster than accessing the system memory (or RAM) via the front-side bus. The speed of the front side bus is often used as an important measure of the performance of a computer. The original front-side bus architecture has been replaced by HyperTransport, Intel QuickPath Interconnect or Direct Media Interface in modern volume CPUs.ect Media Interface in modern volume CPUs. , El front-side bus, també conegut per la seEl front-side bus, també conegut per la seva acrònim FSB (de l'anglès literalment "bus de la part frontal"), és el tipus de usat com a bus principal en alguns dels microprocessadors de la marca Intel per comunicar-se amb el . Aquest bus inclou senyals de dades, adreces i control, així com senyals de rellotge que sincronitzen el seu funcionament. En els nous processadors d'Intel i fa temps en els de AMD es fan servir altres tipus de busos com el i el HyperTransport respectivament.com el i el HyperTransport respectivament. , Front Side Bus (FSB, системная шина) — шинFront Side Bus (FSB, системная шина) — шина, обеспечивающая соединение между x86/x86-64-совместимым центральным процессором и внутренними устройствами. Как правило, соединение устроено следующим образом: * Микропроцессор через FSB подключается к системному контроллеру, который обычно называют «северным мостом», (англ. Northbridge). * Системный контроллер имеет в своём составе контроллер ОЗУ, а также контроллеры шин, к которым подключаются периферийные устройства. Получил распространение подход, при котором к северному мосту подключаются наиболее производительные периферийные устройства, например, видеокарты с шиной PCI Express x16, а менее производительные устройства (микросхема BIOS'а, устройства с шиной PCI) подключаются к «южному мосту» (англ. Southbridge), который соединяется с северным мостом специальной шиной. Набор из «южного» и «северного» мостов называют набором системной логики, но чаще применяется калька с английского языка «чипсет» (англ. chipset). Таким образом, FSB работает в качестве магистрального канала между процессором и чипсетом. Некоторые компьютеры имеют внешнюю кэш-память, подключённую через «заднюю» шину (англ. back side bus), которая быстрее, чем FSB, но работает только со специфичными устройствами. Каждая из вторичных шин работает на своей частоте (которая может быть как выше, так и ниже частоты FSB). Иногда частота вторичной шины является производной от частоты FSB, иногда задаётся независимо.т частоты FSB, иногда задаётся независимо. , Le front side bus (FSB), aussi appelé bus système, est traditionnellement le bus informatique qui relie le processeur au « Northbridge » et qui gère les échanges avec les périphériques rapides proches du CPU dont, notamment, la mémoire vive. , Front side bus (FSB) är databussen mellan Front side bus (FSB) är databussen mellan processorn och nordbryggan. Med hjälp av en klockgenerator bestäms den klockfrekvens (hastighet) med vilken processorn ska kommunicera med de andra komponenterna i datorn. Produkten av FSB:n multiplicerat med multipeln ger den klockfrekvens processorn effektivt kommer jobba med (ex. 200 MHz FSB * multipel 16 = 3200 MHz). Hastigheten på Front Side Bus anges ofta i MHz, exempelvis 400 MHz, och anger då klockhastigheten på bussen. Om bussen har en bredd på 32 bitar, kan fyra byte överföras i varje klockpuls och överföringshastigheten är i så fall 1600 MB/s. Många tillverkare anger överföringshastigheten i MT/s (MegaTransfers/Second) istället för MHz, vilket syftar på hur många överföringar per sekund bussen klarar av istället för vilken klockfrekvens den använder. I processorserien Intel Core i7 har front side bus ersatts av QuickPath Interconnect och AMD har länge använt , men namnet front side bus används fortfarande med en mer allmän betydelse.s fortfarande med en mer allmän betydelse. , الناقل الأمامي (بالإنجليزية: front-side buالناقل الأمامي (بالإنجليزية: front-side bus أو FSB)‏ هو الناقل الذي ينقل البيانات بين وحدة المعالجة المركزية والمتحكم المركزي بالذاكرة (بالإنجليزية: northbridge)‏. ووحدة قياس سرعته وهي ميجا هرتز. مثلاً تجد معالج سرعة FSB 800Mhz أو 1333Mhz، هذا يعني السرعة التي تواصل بها المعالج مع الذاكرة هي 800 أو 1333 ميجا هرتز.فكلما كانت سرعة الناقل الأمامي مرتفعة، كان الأداء جيداً وخصوصاً في الألعاب.تفعة، كان الأداء جيداً وخصوصاً في الألعاب. , Front Side Bus (FSB) nebo System Bus je fyFront Side Bus (FSB) nebo System Bus je fyzická obousměrná datová sběrnice, která přenáší veškeré informace mezi procesorem (CPU) a severním můstkem (northbridge). Některé procesory mají L2 nebo L3 vyrovnávací paměti, které jsou k procesoru připojeny přes Back Side Bus. Tato sběrnice a vyrovnávací paměť se připojují rychleji než přístup do paměti přes FSB. Maximální teoretická šířka pásma FSB sběrnice je určena z výsledku šířky frekvence a množství dat přenesených za časový úsek. Např.: 32bitová (4bytová) šířka pásma FSB sběrnice s frekvencí 100 MHz a čtyřcestným přenosem má maximální šířku pásma 1 600 MB/s. Množství dat přenesených za časový úsek je závislé na použité technologii - GTL+ nabízí dvoucestný přenos, EV6 čtyřcestný přenos a AGTL+ osmicestný. EV6 čtyřcestný přenos a AGTL+ osmicestný. , De front-side bus of FSB is de systeembus De front-side bus of FSB is de systeembus tussen de processor (CPU) en de Northbridge in de pc-architectuur vanaf de introductie van de PCI-bus. Omdat de FSB lange tijd de bottleneck vormde voor de communicatie tussen de CPU en het werkgeheugen, werden nieuwe technologieën geïntroduceerd die de vertragende factor die de FSB vormde moest wegnemen. Onder meer AMD's HyperTransport en Intels DMI 2.0 of QuickPath Interconnect zorgen voor point-to-point-verbindingen tussen de CPU en het werkgeheugen waarbij de geheugencontroller in de CPU zelf verwerkt is. Omdat hierdoor de functie van de Northbridge als geheugencontroller wegviel, verviel ook de functie van de Front-Side bus en is deze bijgevolg niet meer terug te vinden op moderne moederborden. De bandbreedte van de Front Side Bus was van groot belang voor de snelheid waarmee een PC kon functioneren. snelheid waarmee een PC kon functioneren. , Front Side Bus (FSB) – występująca w wieluFront Side Bus (FSB) – występująca w wielu architekturach komputerów PC magistrala łącząca mikroprocesor z kontrolerem pamięci (najczęściej zlokalizowanym w mostku północnym). Składa się ona z 32–40 linii adresowych, 64 linii danych oraz 4 linii sterowania. Parametry FSB (liczba linii poszczególnych typów, częstotliwość) zależne są od zastosowanego mikroprocesora. W ogólności magistrala FSB jest określana jako 64-bitowa, jej częstotliwość kształtowała się od 25 do 400 MHz w zależności od modelu mikroprocesora, co przy możliwości wykonywania od 1 do 4 transferów na cykl zegarowy pozwalało uzyskiwać maksymalną przepustowość od 200 MB/s (Pentium Overdrive) do 12800 MB/s (Xeon). Jej następcami są DMI oraz QPI wprowadzone poczynając od platform zawierających procesor Nehalem oraz HyperTransport dla platform opartych o procesory AMD.ort dla platform opartych o procesory AMD. , Em PCs, o barramento frontal (Front Side BEm PCs, o barramento frontal (Front Side Bus ou FSB em inglês) é o barramento de transferência de dados que transporta informação entre a UCP e o northbridge da placa-mãe. Alguns computadores também possuem um barramento traseiro (ou backside bus) o qual conecta a UCP à memória cache interna. Este barramento e a memória cache associada a ela podem ser acessados muito mais rapidamente do que a RAM do sistema através do barramento frontal. A largura de banda ou throughput teórico máximo do barramento frontal é determinado pelo produto da largura da via de dados, frequência de clock (ciclos por segundo) e a quantidade de transferências de dados realizadas por ciclo do clock. Por exemplo, um FSB com largura de 32 bits (4 bytes) operando a uma frequência de 100 MHz e que realize 4 transferências por ciclo, possui uma largura de banda de 1600 megabytes por segundo (MB/s). A quantidade de transferências por ciclo de clock é dependente da tecnologia usada. Por exemplo, a realiza uma transferência/ciclo, a 2 transferências/ciclo e a 4 transferênciass/ciclo. A Intel denomina a técnica de 4 transferências por ciclo de Quad Pumping. Deve ser observado que muitos fabricantes hoje em dia anunciam a capacidade do FSB em megatransfers por segundo (MT/s), não na frequência do clock do FSB em megahertz (MHz). Isto se deve ao fato de que a frequência real é determinada pela quantidade de transferências que podem ser realizadas a cada ciclo de clock, bem como pela frequência do clock. Por exemplo, se uma placa-mãe (ou processador) possui um FSB de 200 MHz e realiza 4 transferências por ciclo de clock, o FSB é dito como de 800 MT/s.o de clock, o FSB é dito como de 800 MT/s. , Der Front Side Bus (FSB) ist in der ComputDer Front Side Bus (FSB) ist in der Computertechnik eine Schnittstelle zwischen dem Hauptprozessor (CPU) und der Northbridge. Modernere Prozessoren mit integriertem Speichercontroller (ab AMD Athlon 64 und Intel-Core-i-Serie) sind nicht mehr über einen klassischen FSB an die Northbridge angebunden, sondern über eine HyperTransport- bzw. QPI-Verbindung. eine HyperTransport- bzw. QPI-Verbindung. , El front-side bus, también conocido por suEl front-side bus, también conocido por su acrónimo FSB (del inglés literalmente "bus de la parte frontal"), es el tipo de bus usado como bus principal en algunos de los antiguos microprocesadores de la marca Intel para comunicarse con el circuito integrado auxiliar o chipset. Ese bus incluye señales de datos, direcciones y control, así como señales de reloj que sincronizan su funcionamiento. En los nuevos procesadores de Intel desde Nehalem, y desde hace más tiempo que estos primeros en los de AMD, se usan otros tipos de buses como el Intel QuickPath Interconnect y el HyperTransport respectivamente.nnect y el HyperTransport respectivamente. , Front Side Bus (FSB) — шина, що забезпечуєFront Side Bus (FSB) — шина, що забезпечує з'єднання між x86-сумісних центральним процесором і внутрішніми пристроями. Як правило, сучасний персональний комп'ютер на базі x86-сумісного мікропроцесора влаштований таким чином: мікропроцесор через FSB підмикається до системного контролера, який зазвичай називають «північним мостом», (англ. Northbridge). Системний контролер має у своєму складі контролер ОЗП (у деяких сучасних персональних комп'ютерах контролер ОЗП вбудований в мікропроцесор), а також контролери шин, до яких підключаються периферійні пристрої. Набув поширення підхід, при якому до північного мосту підключаються найпродуктивніші периферійні пристрої, наприклад, відеокарти з шиною PCI Express 16×, а менш продуктивні пристрої (мікросхема BIOS'а, пристрої з шиною PCI) підключаються до так званого «південного моста» (англ. Southbridge), який з'єднується з північним мостом спеціальною шиною. Набір з «південного» і «північного» мостів називають набором системної логіки, але частіше застосовується калька з англійської мови «чипсет» (англ. chipset). Таким чином, FSB працює як магістральний канал між процесором і чипсетом. Деякі комп'ютери мають зовнішню кеш-пам'ять, підключену через «задню» шину (англ. back side bus), яка швидша, ніж FSB, але працює тільки зі специфічними пристроями. працює тільки зі специфічними пристроями. , 프론트 사이드 버스(Front Side Bus, FSB)는 인텔사의 일부 중앙 처리 장치의 외부 접속을 위한 버스(CPU 버스)의 이름이다. , 前端总线(FSB,Front Side Bus)是指中央处理器数据总线的专门术语,此总线負責中央处理器和北橋晶片间的数据传递。現在的x86處理器內建了記憶體控制器,FSB已被Intel QPI和AMD HyperTransport取代。 某些带有L2和L3缓存(Cache)的CPU,通过后端总线(Back Side Bus)实现这些缓存和中央处理器的连接,而此总线的数据传输速率總是高于前端总线。
http://dbpedia.org/ontology/thumbnail http://commons.wikimedia.org/wiki/Special:FilePath/Dual_Core_Generic.svg?width=300 +
http://dbpedia.org/ontology/wikiPageExternalLink http://ark.intel.com/products/family/5263 + , http://ark.intel.com/products/family/581 + , http://ark.intel.com/products/family/583 + , http://ark.intel.com/products/family/590 + , http://ark.intel.com/products/family/7944 + , http://ark.intel.com/products/family/18995 + , http://ark.intel.com/products/family/2023 + , http://ark.intel.com/products/family/2024 + , http://ark.intel.com/products/family/22731 + , http://ark.intel.com/products/family/26547 + , http://ark.intel.com/products/family/26548 + , http://ark.intel.com/products/family/28398 + , http://ark.intel.com/products/family/288 + , http://ark.intel.com/products/family/29035 + , http://ark.intel.com/products/family/32257 + , http://ark.intel.com/products/family/34520 + , http://ark.intel.com/products/family/34522 + , http://ark.intel.com/products/family/37361 + , http://ark.intel.com/products/family/3799 + , http://ark.intel.com/products/family/43401 + , http://cpu-data.info/index.php%3Fgr=14&lng=1 + , http://www.cpu-collection.de/%3Ftn=0&l0=co&l1=Intel&l2=Pentium%2BOverDrive + , http://www.cpu-world.com/CPUs/Itanium_2/index.html + , http://www.cpu-world.com/CPUs/K7/TYPE-Mobile%20Athlon%204.html + , http://www.cpu-world.com/CPUs/Pentium-II/Intel-Pentium%20II%20Overdrive%20333%20-%20PODP66X333%20%28UBPODP66X333%29.html + , http://www.cpu-world.com/CPUs/Xeon/index.html + , http://cpu-data.info/index.php%3Fgr=1&lng=1 + , http://cpu-data.info/index.php%3Fgr=10&lng=1 + , http://cpu-data.info/index.php%3Fgr=102&lng=1 + , http://cpu-data.info/index.php%3Fgr=113&lng=1 + , http://cpu-data.info/index.php%3Fgr=117&lng=1 + , http://cpu-data.info/index.php%3Fgr=122&lng=1 + , http://cpu-data.info/index.php%3Fgr=123&lng=1 + , http://cpu-data.info/index.php%3Fgr=124&lng=1 + , http://cpu-data.info/index.php%3Fgr=13&lng=1 + , http://cpu-data.info/index.php%3Fgr=135&lng=1 + , http://cpu-data.info/index.php%3Fgr=137&lng=1 + , http://cpu-data.info/index.php%3Fgr=140&lng=1 + , http://cpu-data.info/index.php%3Fgr=142&lng=1 + , http://cpu-data.info/index.php%3Fgr=15&lng=1 + , http://cpu-data.info/index.php%3Fgr=150&lng=1 + , http://cpu-data.info/index.php%3Fgr=16&lng=1 + , http://cpu-data.info/index.php%3Fgr=24&lng=1 + , http://cpu-data.info/index.php%3Fgr=7&lng=1 + , http://cpu-data.info/index.php%3Fgr=8&lng=1 + , http://cpu-data.info/index.php%3Fgr=9&lng=1 +
http://dbpedia.org/ontology/wikiPageID 183193
http://dbpedia.org/ontology/wikiPageLength 19746
http://dbpedia.org/ontology/wikiPageRevisionID 1112320238
http://dbpedia.org/ontology/wikiPageWikiLink http://dbpedia.org/resource/Memory_controller + , http://dbpedia.org/resource/Transfer_%28computing%29 + , http://dbpedia.org/resource/Category:Computer_buses + , http://dbpedia.org/resource/Embedded_system + , http://dbpedia.org/resource/Random-access_memory + , http://dbpedia.org/resource/Data_set + , http://dbpedia.org/resource/Motherboard + , http://dbpedia.org/resource/Central_processing_unit + , http://dbpedia.org/resource/Northbridge_%28computing%29 + , http://dbpedia.org/resource/Alpha_21264 + , http://dbpedia.org/resource/Bit + , http://dbpedia.org/resource/Peripheral_Component_Interconnect + , http://dbpedia.org/resource/Personal_computer + , http://dbpedia.org/resource/Field-programmable_gate_array + , http://dbpedia.org/resource/Back-side_bus + , http://dbpedia.org/resource/Intel + , http://dbpedia.org/resource/AMD + , http://dbpedia.org/resource/Bus_%28computing%29 + , http://dbpedia.org/resource/Dell + , http://dbpedia.org/resource/Intel_Atom + , http://dbpedia.org/resource/Accelerated_Graphics_Port + , http://dbpedia.org/resource/Intel_P5_%28microarchitecture%29 + , http://dbpedia.org/resource/BIOS + , http://dbpedia.org/resource/Image + , http://dbpedia.org/resource/Cycles_per_instruction + , http://dbpedia.org/resource/Core_2 + , http://dbpedia.org/resource/Latency_%28engineering%29 + , http://dbpedia.org/resource/Symmetric_multiprocessor + , http://dbpedia.org/resource/Wikt:bottleneck + , http://dbpedia.org/resource/Pentium_II + , http://dbpedia.org/resource/Frequency + , http://dbpedia.org/resource/Bandwidth_%28computing%29 + , http://dbpedia.org/resource/Jumper_%28computing%29 + , http://dbpedia.org/resource/HyperTransport + , http://dbpedia.org/resource/Synchronization_%28computer_science%29 + , http://dbpedia.org/resource/Athlon + , http://dbpedia.org/resource/Sound_recording_and_reproduction + , http://dbpedia.org/resource/Underclocking + , http://dbpedia.org/resource/File:Dual_Core_Generic.svg + , http://dbpedia.org/resource/Torrenza + , http://dbpedia.org/resource/Celeron + , http://dbpedia.org/resource/PCI_Express + , http://dbpedia.org/resource/Overclocking + , http://dbpedia.org/resource/Altera + , http://dbpedia.org/resource/Hewlett-Packard + , http://dbpedia.org/resource/Advanced_Micro_Devices + , http://dbpedia.org/resource/Chipset + , http://dbpedia.org/resource/System_bus + , http://dbpedia.org/resource/Quad_Data_Rate + , http://dbpedia.org/resource/Megabyte + , http://dbpedia.org/resource/Category:Motherboard + , http://dbpedia.org/resource/Xilinx + , http://dbpedia.org/resource/Southbridge_%28computing%29 + , http://dbpedia.org/resource/Pentium_Pro + , http://dbpedia.org/resource/File:Motherboard_diagram.svg + , http://dbpedia.org/resource/CPU_multiplier + , http://dbpedia.org/resource/Beijing + , http://dbpedia.org/resource/Intel_Developer_Forum + , http://dbpedia.org/resource/CPU_cache + , http://dbpedia.org/resource/GTL%2B + , http://dbpedia.org/resource/Xeon + , http://dbpedia.org/resource/Platform_Controller_Hub + , http://dbpedia.org/resource/Direct_Media_Interface + , http://dbpedia.org/resource/Clock_signal + , http://dbpedia.org/resource/Video_game + , http://dbpedia.org/resource/Clock_rate + , http://dbpedia.org/resource/Motion_graphics + , http://dbpedia.org/resource/Nallatech + , http://dbpedia.org/resource/Megahertz + , http://dbpedia.org/resource/AGTL%2B + , http://dbpedia.org/resource/Intel_QuickPath_Interconnect + , http://dbpedia.org/resource/Electrical_contact + , http://dbpedia.org/resource/Byte +
http://dbpedia.org/property/wikiPageUsesTemplate http://dbpedia.org/resource/Template:Main + , http://dbpedia.org/resource/Template:Reflist + , http://dbpedia.org/resource/Template:Computer-bus + , http://dbpedia.org/resource/Template:See_also + , http://dbpedia.org/resource/Template:Short_description +
http://purl.org/dc/terms/subject http://dbpedia.org/resource/Category:Computer_buses + , http://dbpedia.org/resource/Category:Motherboard +
http://purl.org/linguistics/gold/hypernym http://dbpedia.org/resource/Interface +
http://www.w3.org/ns/prov#wasDerivedFrom http://en.wikipedia.org/wiki/Front-side_bus?oldid=1112320238&ns=0 +
http://xmlns.com/foaf/0.1/depiction http://commons.wikimedia.org/wiki/Special:FilePath/Dual_Core_Generic.svg + , http://commons.wikimedia.org/wiki/Special:FilePath/Motherboard_diagram.svg +
http://xmlns.com/foaf/0.1/isPrimaryTopicOf http://en.wikipedia.org/wiki/Front-side_bus +
owl:sameAs http://fa.dbpedia.org/resource/%DA%AF%D8%B0%D8%B1%DA%AF%D8%A7%D9%87_%D8%B3%D9%85%D8%AA-%D8%AC%D9%84%D9%88 + , http://tr.dbpedia.org/resource/Sistem_yolu + , http://si.dbpedia.org/resource/%E0%B6%B4%E0%B6%BB%E0%B7%92%E0%B6%9C%E0%B6%AB%E0%B6%9A_%E0%B7%80%E0%B6%BD_%E0%B6%89%E0%B6%AF%E0%B7%92%E0%B6%BB%E0%B7%92%E0%B6%B4%E0%B7%83_%E0%B6%B6%E0%B7%83%E0%B6%BA + , https://global.dbpedia.org/id/2YDYm + , http://rdf.freebase.com/ns/m.0190bw + , http://fr.dbpedia.org/resource/Front_side_bus + , http://bs.dbpedia.org/resource/Prednja_sabirnica + , http://fi.dbpedia.org/resource/Suoritinv%C3%A4yl%C3%A4 + , http://hi.dbpedia.org/resource/%E0%A4%AB%E0%A4%BC%E0%A5%8D%E0%A4%B0%E0%A4%82%E0%A4%9F_%E0%A4%B8%E0%A4%BE%E0%A4%87%E0%A4%A1_%E0%A4%AC%E0%A4%B8 + , http://pt.dbpedia.org/resource/Barramento_frontal + , http://et.dbpedia.org/resource/Esisiin + , http://ms.dbpedia.org/resource/Bas_bahagian_hadapan + , http://ar.dbpedia.org/resource/%D9%86%D8%A7%D9%82%D9%84_%D8%A3%D9%85%D8%A7%D9%85%D9%8A + , http://ja.dbpedia.org/resource/%E3%83%95%E3%83%AD%E3%83%B3%E3%83%88%E3%82%B5%E3%82%A4%E3%83%89%E3%83%90%E3%82%B9 + , http://sr.dbpedia.org/resource/%D0%9C%D0%B0%D0%B3%D0%B8%D1%81%D1%82%D1%80%D0%B0%D0%BB%D0%B0_%D1%81%D0%B0_%D0%BF%D1%80%D0%B5%D0%B4%D1%9A%D0%B5_%D1%81%D1%82%D1%80%D0%B0%D0%BD%D0%B5 + , http://de.dbpedia.org/resource/Front_Side_Bus + , http://uk.dbpedia.org/resource/Front_Side_Bus + , http://dbpedia.org/resource/Front-side_bus + , http://ko.dbpedia.org/resource/%ED%94%84%EB%A1%A0%ED%8A%B8_%EC%82%AC%EC%9D%B4%EB%93%9C_%EB%B2%84%EC%8A%A4 + , http://zh.dbpedia.org/resource/%E5%89%8D%E7%AB%AF%E6%80%BB%E7%BA%BF + , http://www.wikidata.org/entity/Q272695 + , http://hu.dbpedia.org/resource/Front-side_bus + , http://nl.dbpedia.org/resource/Front-side_bus + , http://th.dbpedia.org/resource/%E0%B8%9F%E0%B8%A3%E0%B8%AD%E0%B8%99%E0%B8%95%E0%B9%8C%E0%B9%84%E0%B8%8B%E0%B8%94%E0%B9%8C%E0%B8%9A%E0%B8%B1%E0%B8%AA + , http://pl.dbpedia.org/resource/Front_side_bus + , http://it.dbpedia.org/resource/Front_Side_Bus + , http://bg.dbpedia.org/resource/%D0%A1%D0%B8%D1%81%D1%82%D0%B5%D0%BC%D0%BD%D0%B0_%D1%88%D0%B8%D0%BD%D0%B0 + , http://da.dbpedia.org/resource/Front_Side_Bus + , http://sk.dbpedia.org/resource/Front-side_bus + , http://ml.dbpedia.org/resource/%E0%B4%AB%E0%B5%8D%E0%B4%B0%E0%B4%A3%E0%B5%8D%E0%B4%9F%E0%B5%8D-%E0%B4%B8%E0%B5%88%E0%B4%A1%E0%B5%8D_%E0%B4%AC%E0%B4%B8%E0%B5%8D + , http://yago-knowledge.org/resource/Front-side_bus + , http://ca.dbpedia.org/resource/Front_side_bus + , http://lt.dbpedia.org/resource/Sistemin%C4%97_magistral%C4%97 + , http://ru.dbpedia.org/resource/Front_Side_Bus + , http://sv.dbpedia.org/resource/Front_side_bus + , http://es.dbpedia.org/resource/Bus_frontal + , http://cs.dbpedia.org/resource/Front_Side_Bus +
rdf:type http://dbpedia.org/class/yago/Instrumentality103575240 + , http://dbpedia.org/class/yago/Object100002684 + , http://dbpedia.org/class/yago/Whole100003553 + , http://dbpedia.org/class/yago/PhysicalEntity100001930 + , http://dbpedia.org/class/yago/Artifact100021939 + , http://dbpedia.org/class/yago/Device103183080 + , http://dbpedia.org/ontology/Software + , http://dbpedia.org/class/yago/SemiconductorDevice104171831 + , http://dbpedia.org/class/yago/WikicatMicroprocessors + , http://dbpedia.org/class/yago/Microprocessor103760310 + , http://dbpedia.org/class/yago/Conductor103088707 + , http://dbpedia.org/class/yago/Chip103020034 +
rdfs:comment Front Side Bus (FSB) — шина, що забезпечуєFront Side Bus (FSB) — шина, що забезпечує з'єднання між x86-сумісних центральним процесором і внутрішніми пристроями. Як правило, сучасний персональний комп'ютер на базі x86-сумісного мікропроцесора влаштований таким чином: мікропроцесор через FSB підмикається до системного контролера, який зазвичай називають «північним мостом», (англ. Northbridge). Системний контролер має у своєму складі контролер ОЗП (у деяких сучасних персональних комп'ютерах контролер ОЗП вбудований в мікропроцесор), а також контролери шин, до яких підключаються периферійні пристрої. Набув поширення підхід, при якому до північного мосту підключаються найпродуктивніші периферійні пристрої, наприклад, відеокарти з шиною PCI Express 16×, а менш продуктивні пристрої (мікросхема BIOS'а, пристрої з шиною PCI) підключаються OS'а, пристрої з шиною PCI) підключаються , De front-side bus of FSB is de systeembus De front-side bus of FSB is de systeembus tussen de processor (CPU) en de Northbridge in de pc-architectuur vanaf de introductie van de PCI-bus. Omdat de FSB lange tijd de bottleneck vormde voor de communicatie tussen de CPU en het werkgeheugen, werden nieuwe technologieën geïntroduceerd die de vertragende factor die de FSB vormde moest wegnemen. Onder meer AMD's HyperTransport en Intels DMI 2.0 of QuickPath Interconnect zorgen voor point-to-point-verbindingen tussen de CPU en het werkgeheugen waarbij de geheugencontroller in de CPU zelf verwerkt is. Omdat hierdoor de functie van de Northbridge als geheugencontroller wegviel, verviel ook de functie van de Front-Side bus en is deze bijgevolg niet meer terug te vinden op moderne moederborden.r terug te vinden op moderne moederborden. , Der Front Side Bus (FSB) ist in der ComputDer Front Side Bus (FSB) ist in der Computertechnik eine Schnittstelle zwischen dem Hauptprozessor (CPU) und der Northbridge. Modernere Prozessoren mit integriertem Speichercontroller (ab AMD Athlon 64 und Intel-Core-i-Serie) sind nicht mehr über einen klassischen FSB an die Northbridge angebunden, sondern über eine HyperTransport- bzw. QPI-Verbindung. eine HyperTransport- bzw. QPI-Verbindung. , El front-side bus, también conocido por suEl front-side bus, también conocido por su acrónimo FSB (del inglés literalmente "bus de la parte frontal"), es el tipo de bus usado como bus principal en algunos de los antiguos microprocesadores de la marca Intel para comunicarse con el circuito integrado auxiliar o chipset. Ese bus incluye señales de datos, direcciones y control, así como señales de reloj que sincronizan su funcionamiento. En los nuevos procesadores de Intel desde Nehalem, y desde hace más tiempo que estos primeros en los de AMD, se usan otros tipos de buses como el Intel QuickPath Interconnect y el HyperTransport respectivamente.nnect y el HyperTransport respectivamente. , El front-side bus, també conegut per la seEl front-side bus, també conegut per la seva acrònim FSB (de l'anglès literalment "bus de la part frontal"), és el tipus de usat com a bus principal en alguns dels microprocessadors de la marca Intel per comunicar-se amb el . Aquest bus inclou senyals de dades, adreces i control, així com senyals de rellotge que sincronitzen el seu funcionament. En els nous processadors d'Intel i fa temps en els de AMD es fan servir altres tipus de busos com el i el HyperTransport respectivament.com el i el HyperTransport respectivament. , A front-side bus (FSB) is a computer commuA front-side bus (FSB) is a computer communication interface (bus) that was often used in Intel-chip-based computers during the 1990s and 2000s. The EV6 bus served the same function for competing AMD CPUs. Both typically carry data between the central processing unit (CPU) and a memory controller hub, known as the northbridge. The original front-side bus architecture has been replaced by HyperTransport, Intel QuickPath Interconnect or Direct Media Interface in modern volume CPUs.ect Media Interface in modern volume CPUs. , Front Side Bus (FSB) – występująca w wieluFront Side Bus (FSB) – występująca w wielu architekturach komputerów PC magistrala łącząca mikroprocesor z kontrolerem pamięci (najczęściej zlokalizowanym w mostku północnym). Składa się ona z 32–40 linii adresowych, 64 linii danych oraz 4 linii sterowania. Parametry FSB (liczba linii poszczególnych typów, częstotliwość) zależne są od zastosowanego mikroprocesora. W ogólności magistrala FSB jest określana jako 64-bitowa, jej częstotliwość kształtowała się od 25 do 400 MHz w zależności od modelu mikroprocesora, co przy możliwości wykonywania od 1 do 4 transferów na cykl zegarowy pozwalało uzyskiwać maksymalną przepustowość od 200 MB/s (Pentium Overdrive) do 12800 MB/s (Xeon). (Pentium Overdrive) do 12800 MB/s (Xeon). , 프론트 사이드 버스(Front Side Bus, FSB)는 인텔사의 일부 중앙 처리 장치의 외부 접속을 위한 버스(CPU 버스)의 이름이다. , Em PCs, o barramento frontal (Front Side BEm PCs, o barramento frontal (Front Side Bus ou FSB em inglês) é o barramento de transferência de dados que transporta informação entre a UCP e o northbridge da placa-mãe. Alguns computadores também possuem um barramento traseiro (ou backside bus) o qual conecta a UCP à memória cache interna. Este barramento e a memória cache associada a ela podem ser acessados muito mais rapidamente do que a RAM do sistema através do barramento frontal. do sistema através do barramento frontal. , الناقل الأمامي (بالإنجليزية: front-side buالناقل الأمامي (بالإنجليزية: front-side bus أو FSB)‏ هو الناقل الذي ينقل البيانات بين وحدة المعالجة المركزية والمتحكم المركزي بالذاكرة (بالإنجليزية: northbridge)‏. ووحدة قياس سرعته وهي ميجا هرتز. مثلاً تجد معالج سرعة FSB 800Mhz أو 1333Mhz، هذا يعني السرعة التي تواصل بها المعالج مع الذاكرة هي 800 أو 1333 ميجا هرتز.فكلما كانت سرعة الناقل الأمامي مرتفعة، كان الأداء جيداً وخصوصاً في الألعاب.تفعة، كان الأداء جيداً وخصوصاً في الألعاب. , Front Side Bus (FSB) nebo System Bus je fyFront Side Bus (FSB) nebo System Bus je fyzická obousměrná datová sběrnice, která přenáší veškeré informace mezi procesorem (CPU) a severním můstkem (northbridge). Některé procesory mají L2 nebo L3 vyrovnávací paměti, které jsou k procesoru připojeny přes Back Side Bus. Tato sběrnice a vyrovnávací paměť se připojují rychleji než přístup do paměti přes FSB.í rychleji než přístup do paměti přes FSB. , 前端总线(FSB,Front Side Bus)是指中央处理器数据总线的专门术语,此总线負責中央处理器和北橋晶片间的数据传递。現在的x86處理器內建了記憶體控制器,FSB已被Intel QPI和AMD HyperTransport取代。 某些带有L2和L3缓存(Cache)的CPU,通过后端总线(Back Side Bus)实现这些缓存和中央处理器的连接,而此总线的数据传输速率總是高于前端总线。 , Front side bus (FSB) är databussen mellan Front side bus (FSB) är databussen mellan processorn och nordbryggan. Med hjälp av en klockgenerator bestäms den klockfrekvens (hastighet) med vilken processorn ska kommunicera med de andra komponenterna i datorn. Produkten av FSB:n multiplicerat med multipeln ger den klockfrekvens processorn effektivt kommer jobba med (ex. 200 MHz FSB * multipel 16 = 3200 MHz). I processorserien Intel Core i7 har front side bus ersatts av QuickPath Interconnect och AMD har länge använt , men namnet front side bus används fortfarande med en mer allmän betydelse.s fortfarande med en mer allmän betydelse. , Le front side bus (FSB), aussi appelé bus système, est traditionnellement le bus informatique qui relie le processeur au « Northbridge » et qui gère les échanges avec les périphériques rapides proches du CPU dont, notamment, la mémoire vive. , Nei Personal Computer il Front Side Bus (FSB) è il bus che trasporta i dati tra la CPU e il northbridge. , Front Side Bus (FSB, системная шина) — шинFront Side Bus (FSB, системная шина) — шина, обеспечивающая соединение между x86/x86-64-совместимым центральным процессором и внутренними устройствами. Как правило, соединение устроено следующим образом: * Микропроцессор через FSB подключается к системному контроллеру, который обычно называют «северным мостом», (англ. Northbridge). * Системный контроллер имеет в своём составе контроллер ОЗУ, а также контроллеры шин, к которым подключаются периферийные устройства. Таким образом, FSB работает в качестве магистрального канала между процессором и чипсетом.ьного канала между процессором и чипсетом. , フロントサイドバス (Front Side Bus, FSB) は、CPUバスの一種である。x86がシステム(ノースブリッジ)側と2次キャッシュ側にそれぞれCPUバスを持った際に、システム側のバスを指して命名された。
rdfs:label 프론트 사이드 버스 , Front Side Bus , Front side bus , 前端总线 , ناقل أمامي , Bus frontal , Front-side bus , Barramento frontal , フロントサイドバス
rdfs:seeAlso http://dbpedia.org/resource/Memory_divider +
hide properties that link here 
http://dbpedia.org/resource/FSB + http://dbpedia.org/ontology/wikiPageDisambiguates
http://dbpedia.org/resource/Front_Side_Bus + , http://dbpedia.org/resource/Front_side_bus + , http://dbpedia.org/resource/Frontside_bus + http://dbpedia.org/ontology/wikiPageRedirects
http://dbpedia.org/resource/Synchronous_dynamic_random-access_memory + , http://dbpedia.org/resource/Legacy-free_PC + , http://dbpedia.org/resource/Advanced_Power_Management + , http://dbpedia.org/resource/Xenon_%28processor%29 + , http://dbpedia.org/resource/Shared_memory + , http://dbpedia.org/resource/List_of_computing_and_IT_abbreviations + , http://dbpedia.org/resource/Xbox_technical_specifications + , http://dbpedia.org/resource/Duron + , http://dbpedia.org/resource/Multi-core_processor + , http://dbpedia.org/resource/Intel_P35 + , http://dbpedia.org/resource/Intel_Ultra_Path_Interconnect + , http://dbpedia.org/resource/Socket_P + , http://dbpedia.org/resource/IBM_386SLC + , http://dbpedia.org/resource/OpenLMI + , http://dbpedia.org/resource/List_of_AMD_Duron_processors + , http://dbpedia.org/resource/Pumping_%28computer_systems%29 + , http://dbpedia.org/resource/Risc_PC + , http://dbpedia.org/resource/Clock_generator + , http://dbpedia.org/resource/P6_%28microarchitecture%29 + , http://dbpedia.org/resource/Socket_370 + , http://dbpedia.org/resource/List_of_Intel_Celeron_processors + , http://dbpedia.org/resource/Socket_479 + , http://dbpedia.org/resource/List_of_Intel_Pentium_III_processors + , http://dbpedia.org/resource/History_of_general-purpose_CPUs + , http://dbpedia.org/resource/List_of_Intel_CPU_microarchitectures + , http://dbpedia.org/resource/Back-side_bus + , http://dbpedia.org/resource/Microprocessor_chronology + , http://dbpedia.org/resource/Intel_5_Series + , http://dbpedia.org/resource/Phoebe_%28computer%29 + , http://dbpedia.org/resource/List_of_Intel_Pentium_4_processors + , http://dbpedia.org/resource/Quad_data_rate + , http://dbpedia.org/resource/Runway_bus + , http://dbpedia.org/resource/FSB + , http://dbpedia.org/resource/Pentium_II + , http://dbpedia.org/resource/Xbox_%28console%29 + , http://dbpedia.org/resource/MacBook_Air_%28Intel-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28P6-based%29 + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Yonah-based%29 + , http://dbpedia.org/resource/List_of_AMD_Athlon_processors + , http://dbpedia.org/resource/List_of_Intel_Xeon_processors_%28Core-based%29 + , http://dbpedia.org/resource/Double_data_rate + , http://dbpedia.org/resource/Pentium + , http://dbpedia.org/resource/Geode_%28processor%29 + , http://dbpedia.org/resource/Overclocking + , http://dbpedia.org/resource/List_of_ATI_chipsets + , http://dbpedia.org/resource/Chipset + , http://dbpedia.org/resource/Phenom_II + , http://dbpedia.org/resource/List_of_AMD_chipsets + , http://dbpedia.org/resource/Am386 + , http://dbpedia.org/resource/Am486 + , http://dbpedia.org/resource/Am5x86 + , http://dbpedia.org/resource/Athlon + , http://dbpedia.org/resource/HyperTransport + , http://dbpedia.org/resource/Socket_A + , http://dbpedia.org/resource/List_of_VIA_chipsets + , http://dbpedia.org/resource/Intel_QuickPath_Interconnect + , http://dbpedia.org/resource/Pentium_III + , http://dbpedia.org/resource/MacBook_Pro_%28Intel-based%29 + , http://dbpedia.org/resource/List_of_AMD_CPU_microarchitectures + , http://dbpedia.org/resource/AMD_K6-III + , http://dbpedia.org/resource/List_of_Intel_processors + , http://dbpedia.org/resource/Itanium + , http://dbpedia.org/resource/AMD_K6-2 + , http://dbpedia.org/resource/IMac_%28Intel-based%29 + , http://dbpedia.org/resource/Super_Socket_7 + , http://dbpedia.org/resource/Mac_Pro + , http://dbpedia.org/resource/Altix + , http://dbpedia.org/resource/Bus_%28computing%29 + , http://dbpedia.org/resource/VIA_C3 + , http://dbpedia.org/resource/VESA_Local_Bus + , http://dbpedia.org/resource/Northbridge_%28computing%29 + , http://dbpedia.org/resource/Intel_810 + , http://dbpedia.org/resource/Power_Macintosh_6200 + , http://dbpedia.org/resource/List_of_Mac_models_grouped_by_CPU_type + , http://dbpedia.org/resource/Curie_%28microarchitecture%29 + , http://dbpedia.org/resource/Pentium_Dual-Core + , http://dbpedia.org/resource/Intel_X58 + , http://dbpedia.org/resource/List_of_Intel_chipsets + , http://dbpedia.org/resource/Platform_Controller_Hub + , http://dbpedia.org/resource/List_of_VIA_microprocessor_cores + , http://dbpedia.org/resource/System_bus + , http://dbpedia.org/resource/Universal_Abit + , http://dbpedia.org/resource/Centrino + , http://dbpedia.org/resource/HP_Mini + , http://dbpedia.org/resource/Dell_Inspiron_1525 + , http://dbpedia.org/resource/List_of_Intel_Core_i3_processors + , http://dbpedia.org/resource/List_of_Intel_Core_i5_processors + , http://dbpedia.org/resource/List_of_Intel_Core_i7_processors + , http://dbpedia.org/resource/Hertz + , http://dbpedia.org/resource/List_of_Nvidia_graphics_processing_units + , http://dbpedia.org/resource/Biostar + , http://dbpedia.org/resource/MP6 + , http://dbpedia.org/resource/GameCube_technical_specifications + , http://dbpedia.org/resource/Front_Side_Bus + , http://dbpedia.org/resource/Pentium_Pro + , http://dbpedia.org/resource/Intel_Timna + , http://dbpedia.org/resource/List_of_Intel_Pentium_processors + , http://dbpedia.org/resource/List_of_AMD_Athlon_XP_processors + , http://dbpedia.org/resource/Celeron + , http://dbpedia.org/resource/Intel_Core_%28microarchitecture%29 + , http://dbpedia.org/resource/Parallel_communication + , http://dbpedia.org/resource/NForce2 + , http://dbpedia.org/resource/Pentium_M + , http://dbpedia.org/resource/Pentium_D + , http://dbpedia.org/resource/Intel_Core + , http://dbpedia.org/resource/List_of_AMD_Sempron_processors + , http://dbpedia.org/resource/List_of_AMD_Turion_processors + , http://dbpedia.org/resource/Intel_Core_2 + , http://dbpedia.org/resource/Mac_Mini + , http://dbpedia.org/resource/ServerWorks + , http://dbpedia.org/resource/Gunning_transceiver_logic + , http://dbpedia.org/resource/Front_side_bus + , http://dbpedia.org/resource/List_of_Intel_Core_2_processors + , http://dbpedia.org/resource/MMC-2 + , http://dbpedia.org/resource/Frontside_bus + , http://dbpedia.org/resource/Front-Side_Bus + http://dbpedia.org/ontology/wikiPageWikiLink
http://en.wikipedia.org/wiki/Front-side_bus + http://xmlns.com/foaf/0.1/primaryTopic
http://dbpedia.org/resource/Front-side_bus + owl:sameAs
 

 

Enter the name of the page to start semantic browsing from.