Browse Wiki & Semantic Web

Jump to: navigation, search
Http://dbpedia.org/resource/Low Pin Count
  This page has no properties.
hide properties that link here 
  No properties link to this page.
 
http://dbpedia.org/resource/Low_Pin_Count
http://dbpedia.org/ontology/abstract Low Pin Count (LPC bus) — шина, используемLow Pin Count (LPC bus) — шина, используемая в IBM PC-совместимых персональных компьютерах для подключения устройств, не требующих большой пропускной способности, к центральному процессору. К таким устройствам относятся загрузочное ПЗУ и контроллеры «устаревших» низкопроизводительных интерфейсов передачи данных, такие как последовательный и параллельные интерфейсы, интерфейс подключения манипулятора «мышь» и клавиатуры, НГМД, а с недавнего времени и устройств хранения криптографической информации. Обычно контроллер шины LPC расположен в южном мосте на материнской плате. Шина LPC была введена фирмой Intel в 1998 году для замены шины ISA. Хотя LPC физически сильно отличается от ISA, программная модель периферийных контроллеров, подключаемых через LPC, осталась прежней. Это позволило без доработок использовать на компьютерах с LPC программное обеспечение, разработанное для управления периферийными контроллерами, которые подключались к шине ISA. Спецификация на шину LPC определяет семь обязательных сигналов, необходимых для обеспечения двусторонней передачи данных: четыре из этих сигналов используются для передачи как адресной информации, так и для передачи данных; оставшиеся три используются для управления — сигналы frame, сигнал сброса и тактовый сигнал. Спецификация также определяет семь необязательных сигналов, которые могут быть использованы для поддержки прерываний, организации сеансов обмена DMA, возвращения системы из состояния с низким потреблением энергии («спящего режима», англ. sleep mode), а также для того, чтобы проинформировать периферийные устройства о скором отключении питания. Пропускная способность шины LPC зависит от режима обмена; выделяют отдельные режимы обмена для работы с устройствами ввода-вывода, устройствами типа «память», сеансами DMA и др. Однако в любом случае пропускная способность шины LPC выше, чем шины ISA при работе в аналогичном режиме. При частоте тактового сигнала 33,3 МГц пропускная способность шины LPC составляет 16,67 МБ/с. Основным преимуществом шины LPC является небольшое число требуемых для работы сигналов: для работы шины требуется только семь сигналов, что упрощает разводку и без того напичканных проводниками современных материнских плат. Использование шины LPC позволяет отказаться от разводки от 30 до 72 проводников, которые бы пришлось развести при использовании шины ISA. Используемая в LPC частота тактового сигнала в 33,3 МГц была выбрана для унификации с шиной PCI. Шина LPC предназначена для соединения СБИС в рамках одной печатной платы (материнской платы), таким образом в спецификации не предусмотрено разъёмов для передачи сигналов шины, и тем более не предусмотрено создание плат расширения. Оригинальная игровая консоль Xbox имела в своём составе отладочный порт с шиной LPC, что позволяло энтузиастам запускать на этой системе свои программы. запускать на этой системе свои программы. , LPC总线,原名叫Low Pin Count Bus,是在IBM PC兼容机中用于把低帶寬裝置,连接到CPU上。這些低速设备有:BIOS,Super I/O,TPM。LPC总线通常和主板上的南桥物理相连。LPC总线是Intel在1998时作为工业标准结构(ISA)的替代品引入,它与ISA在软件层面是类似的,尽管在物理层面有着巨大不同,ISA是16bit宽,8.33 MHz的总线,而它是4bit宽,有着四倍频率(33.3 MHz)的总线。 , Low Pin Count (LPC) ist ein Bus in PC-SystLow Pin Count (LPC) ist ein Bus in PC-Systemen. Er kann softwaremäßig wie ein ISA-Bus angesprochen werden. Deshalb wird auch von serialisiertem ISA gesprochen. Hardwaremäßig handelt es sich jedoch um einen 4 Bit breiten Bus, der keine Ähnlichkeiten zu ISA hat; der Inhalt der 24 ISA-Adressleitungen sowie der 16 Datenleitungen nebst diversen Steuerleitungen wird bei LPC über eine 4 Bit breiten Bus als ein Datenpaket übermittelt. Durch den seriellen Aufbau werden im Vergleich zum parallelen ISA-Bus viele Leiterbahnen eingespart. LPC dient dazu, langsame und althergebrachte Hardwarekomponenten in einer Weise mit der CPU zu verbinden, die die Verwendung alter Betriebssysteme aus der ISA-Ära (wie MS-DOS) erlaubt und die Bootphase neuerer Betriebssysteme unterstützt. Diese Komponenten sind im Wesentlichen das BIOS-ROM, die Echtzeituhr, die klassischen Intervall-Timer und Interrupt- und DMA-Controller, die PS/2-Tastatur und ihr Controller, die PS/2-Maus, der Systemlautsprecher, der Floppy-Disk-Controller, einfache Onboard-Soundkarten, wie etwa AC’97, sowie klassische serielle und parallele Schnittstellen. Da alle diese Komponenten in modernen Hauptplatinen bereits eingebaut sind, wird der LPC-Bus nur auf der Hauptplatine selbst verwendet und mit Ausnahme des TPM-Steckplatzes nicht in Steckplätzen herausgeführt. LPC und ISA enthalten einige Steuersignale, die dem PCI- und PCI-Express-Bus fehlen; daher kann ein Standard-Floppy-Disk-Controller beispielsweise prinzipiell nicht als PCI-Steckkarte ausgeführt werden, sondern muss direkt auf der Hauptplatine über LPC angebunden werden.r Hauptplatine über LPC angebunden werden. , LPC är en förkortning för Low Pin Count, en elektrisk buss för elektronik som används bland annat för att ersätta ISA i moderna PC-datorer men ändå vara bakåtkompatibel. , O barramento Low Pin Count ou barramento LO barramento Low Pin Count ou barramento LPC, é usado em PCs para conectar dispositivos com frequência de operação baixa à UCP, tais como a ROM de inicialização e os dispositivos de E/S "herdados" (através de um chip Super I/O). Os dispositivos E/S "legacy" incluem geralmente portas seriais e paralela, teclado, mouse, controlador de disquete e — mais recentemente — o Trusted Platform Module. As conexões físicas do LPC geralmente estão ligadas ao chip southbridge numa placa-mãe de PC. ao chip southbridge numa placa-mãe de PC. , Low Pin Count バス、またはLPCバスは、低帯域幅のデバイス(BIOS Low Pin Count バス、またはLPCバスは、低帯域幅のデバイス(BIOS ROMやスーパーI/Oチップで接続されるいわゆるレガシーデバイス)をCPUと接続するバスで、IBM互換パーソナルコンピュータで使われている。レガシーデバイスとしては、シリアルポート、パラレルポート、キーボード、マウス、フロッピーディスクコントローラ、さらに最近では Trusted Platform Module などがある。LPCバスは物理的には、PCのマザーボード上でサウスブリッジチップに接続している配線である。 LPCバスは1998年、インテルが Industry Standard Architecture (ISA) バスの代替として提案したバス規格である。この頃インテルはパーソナルコンピュータ向けに、高機能化するCPUや最新インターフェース開発に事業を集中しだしており、なかでもレガシーの代替であるUSBの普及を推進していた。しかしいまだに多くのユーザがレガシーデバイスの利用継続を望んでおり、またこの頃は周辺機器メーカーもUSBの採用には消極的であった。しかしインテルはレガシーインターフェースの利用は過渡的なものと判断し、サウスブリッジからのレガシー削減と過渡的な代替ISAバスの提供を決めた。ソフトウェアから見るとISAとよく似ているが物理的には全く異なり、ISAが8.33MHz動作の16ビットバスだったのに対して、LPCバスは4倍の33.3MHz動作でバスは逆に1/4の4ビット幅である。 LPCの利点は信号線が7本しかない点で、常に混み合っている最近のマザーボードにとっては配置が容易になる。また、LPCインタフェースを採用した集積回路は、ISA対応の同等のチップに比べてピン数が30本乃至72本削減できる。さらに組み込みを容易にするため、PCI バスと同じクロックレートを採用している。なお、LPCはマザーボード上でのみの使用を前提とし、そのためLPC用コネクタ規格が存在しない。 LPC仕様では7本の信号線が必須であり、双方向のデータ転送を行う。うち4本はアドレスとデータを重畳させて運ぶ。残る3本(フレーム、リセット、クロック)は制御信号用であり、特にリセットとクロックはPCIのPCIRST#およびPCICLKと共通化できる。 仕様にはオプションの6本の信号線が定義されていて、割り込み、DMA、スリープ状態からのシステム起動、電源が切れることをLPC機器に知らせるといった用途に使用できる。 LPCのデータ転送レートは、バスアクセスの種類(I/O、メモリ、DMA、ファームウェア)に依存するが、いずれの場合もISAより若干高速である。33.3MHzでの典型的なI/O転送レートは約2.56Mbyte/sである。である。33.3MHzでの典型的なI/O転送レートは約2.56Mbyte/sである。 , Low Pin Count (LPC ​​bus ) — шина, викорисLow Pin Count (LPC ​​bus ) — шина, використовувана в IBM PC-сумісних персональних комп'ютерах для підключення до центрального процесора пристроїв, що не вимагають великої пропускної здатності. До таких пристроїв відносяться постійна пам'ять (BIOS ROM) і контролери «застарілих» інтерфейсів передачі даних, таких як послідовний і паралельні інтерфейси, інтерфейс підключення маніпулятора «миша» і клавіатури, НГМД, а з недавнього часу і пристроїв зберігання криптографічної інформації. Зазвичай контролер шини LPC розташований в південному мосту на материнській платі. Шина LPC була введена[куди?] фірмою Intel в 1998 році для заміни шини ISA. Хоча LPC фізично сильно відрізняється від ISA , програмна модель периферійних контролерів, що підключаються через LPC, залишилася колишньою. Це дозволило без доробок використовувати на комп'ютерах з LPC ПЗ, розроблене для керування периферійними контроллерами, які підключалися до шини ISA.нтроллерами, які підключалися до шини ISA. , The Low Pin Count (LPC) bus is a computer The Low Pin Count (LPC) bus is a computer bus used on IBM-compatible personal computers to connect low-bandwidth devices to the CPU, such as the BIOS ROM (BIOS ROM was moved to the Serial Peripheral Interface (SPI) bus in 2006), "legacy" I/O devices (integrated into Super I/O, Embedded Controller or IPMI chip), and Trusted Platform Module (TPM). "Legacy" I/O devices usually include serial and parallel ports, PS/2 keyboard, PS/2 mouse, and floppy disk controller. Most PC motherboards with an LPC bus have either a Platform Controller Hub (PCH) or a southbridge chip, which acts as the host and controls the LPC bus. All other devices connected to the physical wires of the LPC bus are peripherals.ical wires of the LPC bus are peripherals.
http://dbpedia.org/ontology/thumbnail http://commons.wikimedia.org/wiki/Special:FilePath/Asus_P5PL2_-_Winbond_W83627EHG-A-93721.jpg?width=300 +
http://dbpedia.org/ontology/wikiPageExternalLink http://hackipedia.org/Platform/x86/PCI/Serialized%20IRQ%20Support%20for%20PCI%20Systems.doc.pdf + , https://web.archive.org/web/20090306232233/http:/www.opencores.org/projects.cgi/web/wb_lpc/overview +
http://dbpedia.org/ontology/wikiPageID 1918886
http://dbpedia.org/ontology/wikiPageLength 26100
http://dbpedia.org/ontology/wikiPageRevisionID 1079142558
http://dbpedia.org/ontology/wikiPageWikiLink http://dbpedia.org/resource/Central_processing_unit + , http://dbpedia.org/resource/Southbridge_%28computing%29 + , http://dbpedia.org/resource/I/O + , http://dbpedia.org/resource/Intel_8253 + , http://dbpedia.org/resource/Intel_8237 + , http://dbpedia.org/resource/Super_I/O + , http://dbpedia.org/resource/Embedded_Controller + , http://dbpedia.org/resource/Floppy_disk_controller + , http://dbpedia.org/resource/Direct_memory_access + , http://dbpedia.org/resource/Parallel_ATA + , http://dbpedia.org/resource/Multiplexed + , http://dbpedia.org/resource/List_of_interface_bit_rates + , http://dbpedia.org/resource/File:Motherboard_diagram.svg + , http://dbpedia.org/resource/POST_card + , http://dbpedia.org/resource/Serial_Peripheral_Interface + , http://dbpedia.org/resource/16-bit + , http://dbpedia.org/resource/Platform_Controller_Hub + , http://dbpedia.org/resource/Complex_programmable_logic_device + , http://dbpedia.org/resource/File:Asus_P5PL2_-_Winbond_W83627EHG-A-93721.jpg + , http://dbpedia.org/resource/System_management_interrupt + , http://dbpedia.org/resource/ISA_DMA_controller + , http://dbpedia.org/resource/File:TPM_Asus.jpg + , http://dbpedia.org/resource/Enhanced_Serial_Peripheral_Interface_Bus + , http://dbpedia.org/resource/Four-bit + , http://dbpedia.org/resource/Pull-up_resistor + , http://dbpedia.org/resource/Peripheral_Component_Interconnect + , http://dbpedia.org/resource/Option_ROM + , http://dbpedia.org/resource/Computer_bus + , http://dbpedia.org/resource/Motherboard + , http://dbpedia.org/resource/Wait_state + , http://dbpedia.org/resource/Category:Computer_buses + , http://dbpedia.org/resource/Intel_8259 + , http://dbpedia.org/resource/Industry_Standard_Architecture + , http://dbpedia.org/resource/Debug_port + , http://dbpedia.org/resource/Open-collector + , http://dbpedia.org/resource/IBM_PC_compatible + , http://dbpedia.org/resource/Category:Computer-related_introductions_in_1998 + , http://dbpedia.org/resource/Category:Computer_hardware_standards + , http://dbpedia.org/resource/PS/2_connector + , http://dbpedia.org/resource/Daughterboard + , http://dbpedia.org/resource/Conventional_PCI + , http://dbpedia.org/resource/Mouse_%28computing%29 + , http://dbpedia.org/resource/Hertz + , http://dbpedia.org/resource/Firmware + , http://dbpedia.org/resource/Trusted_Platform_Module + , http://dbpedia.org/resource/Nonvolatile_BIOS_memory + , http://dbpedia.org/resource/Intelligent_Platform_Management_Interface + , http://dbpedia.org/resource/Serial_port + , http://dbpedia.org/resource/BIOS + , http://dbpedia.org/resource/Parallel_port + , http://dbpedia.org/resource/Legacy_Plug_and_Play + , http://dbpedia.org/resource/Computer_keyboard + , http://dbpedia.org/resource/UEFI + , http://dbpedia.org/resource/Personal_computer + , http://dbpedia.org/resource/Field-programmable_gate_array + , http://dbpedia.org/resource/Intel + , http://dbpedia.org/resource/IBM_PC/AT +
http://dbpedia.org/property/external no
http://dbpedia.org/property/fullname Low Pin Count
http://dbpedia.org/property/hotplug no
http://dbpedia.org/property/inventDate 1998
http://dbpedia.org/property/inventName Intel
http://dbpedia.org/property/name Low Pin Count
http://dbpedia.org/property/replaces http://dbpedia.org/resource/Industry_Standard_Architecture +
http://dbpedia.org/property/speed 33.0
http://dbpedia.org/property/style p
http://dbpedia.org/property/superDate 2016
http://dbpedia.org/property/superName http://dbpedia.org/resource/Enhanced_Serial_Peripheral_Interface_Bus +
http://dbpedia.org/property/width 4
http://dbpedia.org/property/wikiPageUsesTemplate http://dbpedia.org/resource/Template:Section_link + , http://dbpedia.org/resource/Template:More_citations_needed + , http://dbpedia.org/resource/Template:Infobox_computer_hardware_bus + , http://dbpedia.org/resource/Template:Portal + , http://dbpedia.org/resource/Template:Short_description + , http://dbpedia.org/resource/Template:Reflist + , http://dbpedia.org/resource/Template:Computer-bus +
http://purl.org/dc/terms/subject http://dbpedia.org/resource/Category:Computer-related_introductions_in_1998 + , http://dbpedia.org/resource/Category:Computer_hardware_standards + , http://dbpedia.org/resource/Category:Computer_buses +
http://www.w3.org/ns/prov#wasDerivedFrom http://en.wikipedia.org/wiki/Low_Pin_Count?oldid=1079142558&ns=0 +
http://xmlns.com/foaf/0.1/depiction http://commons.wikimedia.org/wiki/Special:FilePath/Asus_P5PL2_-_Winbond_W83627EHG-A-93721.jpg + , http://commons.wikimedia.org/wiki/Special:FilePath/Motherboard_diagram.svg + , http://commons.wikimedia.org/wiki/Special:FilePath/TPM_Asus.jpg +
http://xmlns.com/foaf/0.1/isPrimaryTopicOf http://en.wikipedia.org/wiki/Low_Pin_Count +
owl:sameAs http://www.wikidata.org/entity/Q1320152 + , http://lt.dbpedia.org/resource/LPC_magistral%C4%97 + , http://sv.dbpedia.org/resource/LPC_%28elektronik%29 + , http://de.dbpedia.org/resource/Low_Pin_Count + , http://dbpedia.org/resource/Low_Pin_Count + , http://uk.dbpedia.org/resource/Low_Pin_Count + , https://global.dbpedia.org/id/LHAy + , http://rdf.freebase.com/ns/m.0661vs + , http://ja.dbpedia.org/resource/Low_Pin_Count + , http://zh.dbpedia.org/resource/LPC%E5%8C%AF%E6%B5%81%E6%8E%92 + , http://pt.dbpedia.org/resource/Low_Pin_Count + , http://ru.dbpedia.org/resource/Low_Pin_Count +
rdf:type http://dbpedia.org/class/yago/PsychologicalFeature100023100 + , http://dbpedia.org/class/yago/WikicatComputerBuses + , http://dbpedia.org/class/yago/Abstraction100002137 + , http://dbpedia.org/class/yago/Cognition100023271 + , http://dbpedia.org/class/yago/Design105728678 + , http://dbpedia.org/class/yago/Configuration105731779 + , http://dbpedia.org/class/yago/Arrangement105726596 + , http://dbpedia.org/class/yago/Structure105726345 + , http://dbpedia.org/class/yago/Topology105730365 + , http://dbpedia.org/class/yago/BusTopology105730591 +
rdfs:comment O barramento Low Pin Count ou barramento LO barramento Low Pin Count ou barramento LPC, é usado em PCs para conectar dispositivos com frequência de operação baixa à UCP, tais como a ROM de inicialização e os dispositivos de E/S "herdados" (através de um chip Super I/O). Os dispositivos E/S "legacy" incluem geralmente portas seriais e paralela, teclado, mouse, controlador de disquete e — mais recentemente — o Trusted Platform Module. As conexões físicas do LPC geralmente estão ligadas ao chip southbridge numa placa-mãe de PC. ao chip southbridge numa placa-mãe de PC. , Low Pin Count バス、またはLPCバスは、低帯域幅のデバイス(BIOS Low Pin Count バス、またはLPCバスは、低帯域幅のデバイス(BIOS ROMやスーパーI/Oチップで接続されるいわゆるレガシーデバイス)をCPUと接続するバスで、IBM互換パーソナルコンピュータで使われている。レガシーデバイスとしては、シリアルポート、パラレルポート、キーボード、マウス、フロッピーディスクコントローラ、さらに最近では Trusted Platform Module などがある。LPCバスは物理的には、PCのマザーボード上でサウスブリッジチップに接続している配線である。 LPCの利点は信号線が7本しかない点で、常に混み合っている最近のマザーボードにとっては配置が容易になる。また、LPCインタフェースを採用した集積回路は、ISA対応の同等のチップに比べてピン数が30本乃至72本削減できる。さらに組み込みを容易にするため、PCI バスと同じクロックレートを採用している。なお、LPCはマザーボード上でのみの使用を前提とし、そのためLPC用コネクタ規格が存在しない。 LPC仕様では7本の信号線が必須であり、双方向のデータ転送を行う。うち4本はアドレスとデータを重畳させて運ぶ。残る3本(フレーム、リセット、クロック)は制御信号用であり、特にリセットとクロックはPCIのPCIRST#およびPCICLKと共通化できる。り、特にリセットとクロックはPCIのPCIRST#およびPCICLKと共通化できる。 , Low Pin Count (LPC ​​bus ) — шина, викорисLow Pin Count (LPC ​​bus ) — шина, використовувана в IBM PC-сумісних персональних комп'ютерах для підключення до центрального процесора пристроїв, що не вимагають великої пропускної здатності. До таких пристроїв відносяться постійна пам'ять (BIOS ROM) і контролери «застарілих» інтерфейсів передачі даних, таких як послідовний і паралельні інтерфейси, інтерфейс підключення маніпулятора «миша» і клавіатури, НГМД, а з недавнього часу і пристроїв зберігання криптографічної інформації. Зазвичай контролер шини LPC розташований в південному мосту на материнській платі. в південному мосту на материнській платі. , Low Pin Count (LPC bus) — шина, используемLow Pin Count (LPC bus) — шина, используемая в IBM PC-совместимых персональных компьютерах для подключения устройств, не требующих большой пропускной способности, к центральному процессору. К таким устройствам относятся загрузочное ПЗУ и контроллеры «устаревших» низкопроизводительных интерфейсов передачи данных, такие как последовательный и параллельные интерфейсы, интерфейс подключения манипулятора «мышь» и клавиатуры, НГМД, а с недавнего времени и устройств хранения криптографической информации. Обычно контроллер шины LPC расположен в южном мосте на материнской плате.оложен в южном мосте на материнской плате. , Low Pin Count (LPC) ist ein Bus in PC-SystLow Pin Count (LPC) ist ein Bus in PC-Systemen. Er kann softwaremäßig wie ein ISA-Bus angesprochen werden. Deshalb wird auch von serialisiertem ISA gesprochen. Hardwaremäßig handelt es sich jedoch um einen 4 Bit breiten Bus, der keine Ähnlichkeiten zu ISA hat; der Inhalt der 24 ISA-Adressleitungen sowie der 16 Datenleitungen nebst diversen Steuerleitungen wird bei LPC über eine 4 Bit breiten Bus als ein Datenpaket übermittelt. Durch den seriellen Aufbau werden im Vergleich zum parallelen ISA-Bus viele Leiterbahnen eingespart.len ISA-Bus viele Leiterbahnen eingespart. , LPC är en förkortning för Low Pin Count, en elektrisk buss för elektronik som används bland annat för att ersätta ISA i moderna PC-datorer men ändå vara bakåtkompatibel. , LPC总线,原名叫Low Pin Count Bus,是在IBM PC兼容机中用于把低帶寬裝置,连接到CPU上。這些低速设备有:BIOS,Super I/O,TPM。LPC总线通常和主板上的南桥物理相连。LPC总线是Intel在1998时作为工业标准结构(ISA)的替代品引入,它与ISA在软件层面是类似的,尽管在物理层面有着巨大不同,ISA是16bit宽,8.33 MHz的总线,而它是4bit宽,有着四倍频率(33.3 MHz)的总线。 , The Low Pin Count (LPC) bus is a computer The Low Pin Count (LPC) bus is a computer bus used on IBM-compatible personal computers to connect low-bandwidth devices to the CPU, such as the BIOS ROM (BIOS ROM was moved to the Serial Peripheral Interface (SPI) bus in 2006), "legacy" I/O devices (integrated into Super I/O, Embedded Controller or IPMI chip), and Trusted Platform Module (TPM). "Legacy" I/O devices usually include serial and parallel ports, PS/2 keyboard, PS/2 mouse, and floppy disk controller.d, PS/2 mouse, and floppy disk controller.
rdfs:label Low Pin Count , LPC匯流排 , LPC (elektronik)
hide properties that link here 
http://dbpedia.org/resource/LPC + http://dbpedia.org/ontology/wikiPageDisambiguates
http://dbpedia.org/resource/LPC_bus + , http://dbpedia.org/resource/Low_pin_count + , http://dbpedia.org/resource/LPCIO + , http://dbpedia.org/resource/Low_Pin_Count_bus + , http://dbpedia.org/resource/LPC_%28Intel%29 + http://dbpedia.org/ontology/wikiPageRedirects
http://dbpedia.org/resource/Serial_Peripheral_Interface + , http://dbpedia.org/resource/List_of_interface_bit_rates + , http://dbpedia.org/resource/Qseven + , http://dbpedia.org/resource/Embedded_controller + , http://dbpedia.org/resource/ETX_%28form_factor%29 + , http://dbpedia.org/resource/Tolapai + , http://dbpedia.org/resource/Industry_Standard_Architecture + , http://dbpedia.org/resource/LPC + , http://dbpedia.org/resource/Three-state_logic + , http://dbpedia.org/resource/Uncore + , http://dbpedia.org/resource/ISO/IEC_JTC_1/SC_25 + , http://dbpedia.org/resource/Floppy-disk_controller + , http://dbpedia.org/resource/Super_I/O + , http://dbpedia.org/resource/System_monitor + , http://dbpedia.org/resource/Geode_%28processor%29 + , http://dbpedia.org/resource/4-bit_computing + , http://dbpedia.org/resource/AMD_700_chipset_series + , http://dbpedia.org/resource/AMD_800_chipset_series + , http://dbpedia.org/resource/Trusted_Platform_Module + , http://dbpedia.org/resource/PC/104 + , http://dbpedia.org/resource/Bus_%28computing%29 + , http://dbpedia.org/resource/System_Management_Bus + , http://dbpedia.org/resource/Silvermont + , http://dbpedia.org/resource/Extended_Industry_Standard_Architecture + , http://dbpedia.org/resource/I/O_Controller_Hub + , http://dbpedia.org/resource/AMD_900_chipset_series + , http://dbpedia.org/resource/Legacy_Plug_and_Play + , http://dbpedia.org/resource/Small_Form_Factor_Special_Interest_Group + , http://dbpedia.org/resource/Intel_X99 + , http://dbpedia.org/resource/Southbridge_%28computing%29 + , http://dbpedia.org/resource/Flashrom_%28utility%29 + , http://dbpedia.org/resource/BIOS + , http://dbpedia.org/resource/Debug_port + , http://dbpedia.org/resource/POST_card + , http://dbpedia.org/resource/XTX + , http://dbpedia.org/resource/Legacy_mode + , http://dbpedia.org/resource/Host_controller_interface_%28USB%2C_Firewire%29 + , http://dbpedia.org/resource/LPC_bus + , http://dbpedia.org/resource/Low_pin_count + , http://dbpedia.org/resource/LPCIO + , http://dbpedia.org/resource/Low_Pin_Count_bus + , http://dbpedia.org/resource/LPC_%28Intel%29 + , http://dbpedia.org/resource/Intel_LPC + http://dbpedia.org/ontology/wikiPageWikiLink
http://dbpedia.org/resource/Industry_Standard_Architecture + http://dbpedia.org/property/superName
http://en.wikipedia.org/wiki/Low_Pin_Count + http://xmlns.com/foaf/0.1/primaryTopic
http://dbpedia.org/resource/Low_Pin_Count + owl:sameAs
 

 

Enter the name of the page to start semantic browsing from.