Browse Wiki & Semantic Web

Jump to: navigation, search
Http://dbpedia.org/resource/R6000
  This page has no properties.
hide properties that link here 
  No properties link to this page.
 
http://dbpedia.org/resource/R6000
http://dbpedia.org/ontology/abstract The R6000 is a microprocessor chip set devThe R6000 is a microprocessor chip set developed by MIPS Computer Systems that implemented the MIPS II instruction set architecture (ISA). The chip set consisted of the R6000 microprocessor, R6010 floating-point unit and R6020 system bus controller. The R6000 was the first implementation of the MIPS II ISA. The R6000 was implemented with emitter-coupled logic (ECL). In the mid- to late 1980s, the trend was to implement high-end microprocessors with high-speed logic such as ECL. As MIPS was a fabless company, the R6000 chip set was fabricated by Bipolar Integrated Technology (BIT) who had acted as a foundry for MIPS since November 1989. However, manufacturing issues that had caused "sporadic deliveries" of the R6000 to MIPS Computer Systems resulted in contractual restrictions being imposed on BIT, preventing the company from supplying other potential customers. Such issues, which had persisted for over a year, were reportedly resolved in 1991, enabling BIT to seek other customers for the product and, as part of its separate licensing agreement with MIPS, to be able to manufacture and sell customised versions of the chip. The R6000 had few users. Control Data Systems (CDS) used an 80 MHz version in their high-end 4680-300 Series InforServer server. MIPS used the R6000 in their RC6260 and RC6280 servers. One review of the RC6280 published in early 1991 described the product as "the single fastest system we have tested for CPU and FPU performance", enabling a "premium price" to be charged, with such pricing starting from $150,000 for the base configuration. However, delivery times for certain models were estimated at "several months" due to supply uncertainties with the processor.o supply uncertainties with the processor. , R6000は命令セットアーキテクチャ (ISA) を実装したマイクロプロセッサのチッR6000は命令セットアーキテクチャ (ISA) を実装したマイクロプロセッサのチップセットであり、ミップス社が開発し、1991年に発表した。チップセットは、マイクロプロセッサ(CPU) R6000、FPU R6010、システムバス・コントローラ R6020 で構成される。MIPS II ISA はR6000で初めて実装された。MIPS II ISA では、Interlocked load 機能が実装されたため、MIPS II アセンブラではload命令の後続にNOP命令を挿入する必要がなく、Branch likely 機能が実装されたため、SPARCのように分岐成立時にはディレイスロットの命令を実行する等の特徴がある。 エミッタ結合論理 (ECL) で実装されている。1980年代中ごろから終盤にかけて、ハイエンドのマイクロプロセッサをECLなどの高速なロジックで実装することが流行した。TLBとキャッシュメモリの構成が他のMIPSアーキテクチャのマイクロプロセッサとは大きく異なる。 ミップス社はファブレス企業であるため、R6000の製造は という半導体企業が行った。 R6000 は採用例が非常に少ない。コントロール・データ・コーポレーション (CDC) がハイエンドサーバの 4680-300 Series InfoServer で80MHzのR6000を採用している。また、ミップス社自身のサーバ RC6260 と RC6280 でも使っていた。いる。また、ミップス社自身のサーバ RC6260 と RC6280 でも使っていた。
http://dbpedia.org/ontology/wikiPageExternalLink http://ieeexplore.ieee.org/xpls/abs_all.jsp%3Farnumber=110133 + , http://ieeexplore.ieee.org/xpls/abs_all.jsp%3Farnumber=63680 +
http://dbpedia.org/ontology/wikiPageID 22546617
http://dbpedia.org/ontology/wikiPageLength 3733
http://dbpedia.org/ontology/wikiPageRevisionID 1085184204
http://dbpedia.org/ontology/wikiPageWikiLink http://dbpedia.org/resource/Microprocessor + , http://dbpedia.org/resource/Fabless + , http://dbpedia.org/resource/Category:32-bit_microprocessors + , http://dbpedia.org/resource/Control_Data_Systems + , http://dbpedia.org/resource/MIPS_Computer_Systems + , http://dbpedia.org/resource/Category:MIPS_microprocessors + , http://dbpedia.org/resource/Category:MIPS_implementations + , http://dbpedia.org/resource/Microprocessor_Report + , http://dbpedia.org/resource/Bipolar_Integrated_Technology + , http://dbpedia.org/resource/MIPS_II + , http://dbpedia.org/resource/Semiconductor_device_fabrication + , http://dbpedia.org/resource/Instruction_set_architecture + , http://dbpedia.org/resource/Emitter-coupled_logic + , http://dbpedia.org/resource/IBM_RAD6000 +
http://dbpedia.org/property/wikiPageUsesTemplate http://dbpedia.org/resource/Template:MIPS_microprocessors + , http://dbpedia.org/resource/Template:Distinguish + , http://dbpedia.org/resource/Template:No_footnotes + , http://dbpedia.org/resource/Template:Reflist +
http://purl.org/dc/terms/subject http://dbpedia.org/resource/Category:32-bit_microprocessors + , http://dbpedia.org/resource/Category:MIPS_implementations + , http://dbpedia.org/resource/Category:MIPS_microprocessors +
http://purl.org/linguistics/gold/hypernym http://dbpedia.org/resource/Chip +
http://www.w3.org/ns/prov#wasDerivedFrom http://en.wikipedia.org/wiki/R6000?oldid=1085184204&ns=0 +
http://xmlns.com/foaf/0.1/isPrimaryTopicOf http://en.wikipedia.org/wiki/R6000 +
owl:sameAs http://yago-knowledge.org/resource/R6000 + , http://www.wikidata.org/entity/Q7274828 + , https://global.dbpedia.org/id/4tYrT + , http://hu.dbpedia.org/resource/R6000 + , http://no.dbpedia.org/resource/R6000 + , http://ja.dbpedia.org/resource/R6000 + , http://dbpedia.org/resource/R6000 + , http://rdf.freebase.com/ns/m.05zjg9h +
rdf:type http://dbpedia.org/class/yago/Microprocessor103760310 + , http://dbpedia.org/class/yago/Conductor103088707 + , http://dbpedia.org/class/yago/Artifact100021939 + , http://dbpedia.org/class/yago/Instrumentality103575240 + , http://dbpedia.org/class/yago/Chip103020034 + , http://dbpedia.org/class/yago/SemiconductorDevice104171831 + , http://dbpedia.org/class/yago/WikicatMIPSMicroprocessors + , http://dbpedia.org/class/yago/Whole100003553 + , http://dbpedia.org/class/yago/Device103183080 + , http://dbpedia.org/class/yago/PhysicalEntity100001930 + , http://dbpedia.org/class/yago/Object100002684 +
rdfs:comment The R6000 is a microprocessor chip set devThe R6000 is a microprocessor chip set developed by MIPS Computer Systems that implemented the MIPS II instruction set architecture (ISA). The chip set consisted of the R6000 microprocessor, R6010 floating-point unit and R6020 system bus controller. The R6000 was the first implementation of the MIPS II ISA.e first implementation of the MIPS II ISA. , R6000は命令セットアーキテクチャ (ISA) を実装したマイクロプロセッサのチッR6000は命令セットアーキテクチャ (ISA) を実装したマイクロプロセッサのチップセットであり、ミップス社が開発し、1991年に発表した。チップセットは、マイクロプロセッサ(CPU) R6000、FPU R6010、システムバス・コントローラ R6020 で構成される。MIPS II ISA はR6000で初めて実装された。MIPS II ISA では、Interlocked load 機能が実装されたため、MIPS II アセンブラではload命令の後続にNOP命令を挿入する必要がなく、Branch likely 機能が実装されたため、SPARCのように分岐成立時にはディレイスロットの命令を実行する等の特徴がある。 エミッタ結合論理 (ECL) で実装されている。1980年代中ごろから終盤にかけて、ハイエンドのマイクロプロセッサをECLなどの高速なロジックで実装することが流行した。TLBとキャッシュメモリの構成が他のMIPSアーキテクチャのマイクロプロセッサとは大きく異なる。 ミップス社はファブレス企業であるため、R6000の製造は という半導体企業が行った。ミップス社はファブレス企業であるため、R6000の製造は という半導体企業が行った。
rdfs:label R6000
hide properties that link here 
http://dbpedia.org/resource/CPU_cache + , http://dbpedia.org/resource/MIPS_RISC/os + , http://dbpedia.org/resource/MIPS_architecture_processors + , http://dbpedia.org/resource/List_of_MIPS_architecture_processors + , http://dbpedia.org/resource/List_of_microprocessors + , http://dbpedia.org/resource/MIPS_architecture + , http://dbpedia.org/resource/Emitter-coupled_logic + , http://dbpedia.org/resource/Bipolar_Integrated_Technology + , http://dbpedia.org/resource/MIPS_R6000 + http://dbpedia.org/ontology/wikiPageWikiLink
http://en.wikipedia.org/wiki/R6000 + http://xmlns.com/foaf/0.1/primaryTopic
http://dbpedia.org/resource/R6000 + owl:sameAs
 

 

Enter the name of the page to start semantic browsing from.