Browse Wiki & Semantic Web

Jump to: navigation, search
Http://dbpedia.org/resource/Harvard architecture
  This page has no properties.
hide properties that link here 
  No properties link to this page.
 
http://dbpedia.org/resource/Harvard_architecture
http://dbpedia.org/ontology/abstract L'architettura Harvard, in informatica, è L'architettura Harvard, in informatica, è un tipo di architettura hardware per computer digitali in cui vi è separazione tra la memoria contenente i dati e quella contenente le istruzioni. Il termine inizialmente indicava l'architettura del computer Harvard Mark I, un computer basato su relè che memorizzava le istruzioni su un nastro perforato mentre i dati venivano memorizzati in un contatore elettromeccanico a 23 cifre. Questa macchina non era dotata di un'unità di immagazzinamento dei dati: questi erano interamente memorizzati dalla CPU e il loro caricamento e salvataggio era un processo eseguito in modo manuale agendo sui contatori. Oggi, la maggior parte dei processori implementa percorsi di segnale separati per motivi di prestazioni, ma in realtà implementa un'architettura Harvard modificata, quindi possono supportare attività come il caricamento di un programma dalla memoria del disco come dati ed eseguirlo. memoria del disco come dati ed eseguirlo. , A Arquitetura de Harvard (AO 1945: ArquiteA Arquitetura de Harvard (AO 1945: Arquitectura de Harvard) baseia-se em um conceito mais recente que a de Von Neumann, tendo surgido da necessidade de se pôr o microcontrolador para trabalhar mais rápido. É uma arquitetura de computador que se distingue das outras por possuir duas memórias diferentes e independentes em termos de barramento e ligação ao processador. É utilizada nos microcontroladores PIC. Tem, como principal característica, o acesso à memória de dados de modo separado em relação à memória de programa. Baseada também na separação de barramentos de dados das memórias onde estão as instruções de programa e das memórias de dados, permite que um processador possa acessar as duas simultaneamente, obtendo um desempenho melhor do que a da Arquitetura de von Neumann, pois pode buscar uma nova instrução enquanto executa outra. A principal vantagem dessa arquitetura é que a leitura de instruções e de alguns tipos de operandos pode ser feita ao mesmo tempo em que a execução das instruções (tempo Tcy). Isso significa que o sistema fica todo o tempo executando instruções, o que acarreta um significativo ganho de velocidade. Enquanto uma instrução está sendo executada, a seguinte está sendo lida. Esse processo é conhecido como pipelining (canalização). A arquitetura Harvard também possui um repertório com menos instruções que a de von Neumann, e essas são executadas apenas num único ciclo de relógio. Arquiteturas de Harvard são normalmente utilizadas em qualquer sistemas especializados ou para usos específicos. É utilizado em processamento de sinal digital especializados (DSP), normalmente por produtos de áudio e vídeo de transformação. Ele também é usado em muitos pequenos microcontroladores utilizados em aplicações eletrônicas, tais como os processadores ARM (sigla em inglês para Advanced RISC Machine) base de muitos fabricantes. Os microcontroladores com arquitetura Havard são também conhecidos como "microcontroladores RISC" (Computador com Conjunto Reduzido de Instruções), e os microcontroladores com uma arquitetura Von-Neumann, de "microcontroladores CISC" (Computador com um Conjunto Complexo de Instruções). Porém, atualmente as linhas CISC e RISC é muito tênue, não existindo mais essa diferenciação, visto que os processadores atuais tem instruções complexas ao mesmo tempo que buscam minimizar o tempo de execução. que buscam minimizar o tempo de execução. , Een Harvard-architectuur is een ontwerp vaEen Harvard-architectuur is een ontwerp van CPU's dat, in tegenstelling tot de meer gebruikelijke Von Neumann-architectuur, gescheiden bussen (en adresruimtes) heeft voor data en instructies. Dit resulteert (over het algemeen) in een snellere processor, daar het ophalen van de volgende instructie en het wegschrijven van het resultaat van de laatste instructie gelijktijdig kan gebeuren. Ook wordt vaak opslagruimte uitgespaard, daar data- en instructiegeheugens niet dezelfde woordbreedte hoeven te hebben. Het nadeel is dat sommige bewerkingen (zoals calculated jumps en pointers) onmogelijk of ingewikkelder zijn. De Harvard-architectuur wordt voornamelijk gebruikt in microcontrollers en DSP's, op "normale" processoren wordt de Von Neumann-architectuur gebruikt. Microcontrollers die gebaseerd op een Harvard architectuur zijn onder andere: * Atmel AVR Serie * Intel 8051 * Motorola enmel AVR Serie * Intel 8051 * Motorola en , Η Αρχιτεκτονική Χάρβαρντ (Harvard ArchitecΗ Αρχιτεκτονική Χάρβαρντ (Harvard Architecture) είναι μια αρχιτεκτονική υπολογιστών πολύ δημοφιλής στους μικροελεγκτές. Ο χώρος διευθύνσεων προγράμματος είναι ανεξάρτητος από εκείνον των . Το μήκος των στο χώρο του προγράμματος μπορεί να είναι διαφορετικό από το μήκος των λέξεων στο χώρο των δεδομένων. Οι (εκτός από εκείνες του άλματος) στα προγράμματα μπορούν να έχουν σαν διευθύνσεις του χώρου των δεδομένων.ν σαν διευθύνσεις του χώρου των δεδομένων. , L’architecture de type Harvard est une conception des processeurs qui sépare physiquement la mémoire de données et la mémoire programme. L’accès à chacune des deux mémoires s’effectue via deux bus distincts. , La arquitectura de Harvard es una arquitecLa arquitectura de Harvard es una arquitectura de computadora con pistas de almacenamiento y de señal físicamente separadas para las instrucciones y para los datos. El término proviene de la computadora Harvard Mark I basada en relés, que almacenaba las instrucciones sobre cintas perforadas (de 24 bits de ancho) y los datos en interruptores electromecánicos. Estas primeras máquinas tenían almacenamiento de datos totalmente contenido dentro la unidad central de procesamiento, y no proporcionaban acceso al almacenamiento de instrucciones como datos. Los programas necesitaban ser cargados por un operador; el procesador no podría arrancar por sí mismo. En la actualidad la mayoría de los procesadores implementan dichas vías de señales separadas por motivos de rendimiento, pero en realidad implementan una arquitectura Harvard modificada, para que puedan soportar tareas tales como la carga de un programa desde una unidad de disco como datos para su posterior ejecución.co como datos para su posterior ejecución. , Architektura harwardzka – rodzaj architektArchitektura harwardzka – rodzaj architektury komputera. W odróżnieniu od architektury von Neumanna, pamięć danych programu jest oddzielona od pamięci rozkazów. Podstawowa architektura komputerów zerowej generacji i początkowa komputerów pierwszej generacji. Prostsza (w stosunku do architektury von Neumanna) budowa przekłada się na większą szybkość działania, ten typ architektury jest wykorzystywany w procesorach sygnałowych oraz przy dostępie procesora do pamięci cache. Oddzielenie pamięci danych od pamięci rozkazów sprawia, że architektura harwardzka jest stosowana w mikrokomputerach jednoukładowych, w których dane programu są zapisane w nieulotnej pamięci ROM (EPROM/EEPROM), natomiast dla danych tymczasowych wykorzystana jest pamięć RAM (wewnętrzna lub zewnętrzna).st pamięć RAM (wewnętrzna lub zewnętrzna). , Гарвардская архитектура — архитектура ЭВМ,Гарвардская архитектура — архитектура ЭВМ, отличительными признаками которой являются: * хранилище инструкций и хранилище данных представляют собой разные физические устройства; * канал инструкций и канал данных также физически разделены. Архитектура была разработана Говардом Эйкеном в конце 1930-х годов в Гарвардском университете.е 1930-х годов в Гарвардском университете. , Die Harvard-Architektur bezeichnet in der Die Harvard-Architektur bezeichnet in der Informatik ein Schaltungskonzept, bei dem der Befehlsspeicher logisch und physisch vom Datenspeicher getrennt ist.Die logische Trennung ergibt sich aus verschiedenen Adressräumen und verschiedenen Maschinenbefehlen zum Zugriff auf Befehl- und Datenspeicher. Die physische Trennung ist mit zwei getrennten Speichern realisiert, auf die der Zugriff über je einen eigenen Bus erfolgt. Bei einer weniger strikten Trennung von Befehls- und Datenspeichern spricht man von einer modifizierten Harvard-Architektur.n einer modifizierten Harvard-Architektur. , بنية هارفارد هي بنية حاسوبية تتميز بأن ذاكبنية هارفارد هي بنية حاسوبية تتميز بأن ذاكرة التعليمات وذاكرة البيانات مستقلتين عن بعضهما فيزيائياً. وتستخدم كل ذاكرة منهما مسارات منفصلة للعنونة ونقل البيانات. نشأ المصطلح من الحاسوب هارفارد مارك I، الذي كان يستخدم شريطاً مثقبّاً (بعرض 24 بت) لتخزين التعليمات، وعدادات إلكتروميكانيكية لتخزين البيانات. كان تخزين البيانات في هذه الأجهزة القديمة ينحصر بوحدة المعالجة المركزية، ولم يكن الوصول إلى التعليمات وتحميلها بشكل بيانات ممكناً. كما أن المعالج لم يكن قادراً على الإقلاع وحده، بل يجب أن يعمل شخص على تحميل البرامج. تعتمد معظم المعالجات اليوم على مسارات منفصلة لزيادة الأداء، لكنها في الواقع تعتمد على بنية هارفارد معدلة، حيث تدعم هذه المعالجات مهاماً إضافية مثل تحميل برنامج من قرص تخزيني على أنه بيانات ثم تنفيذه.مج من قرص تخزيني على أنه بيانات ثم تنفيذه. , The Harvard architecture is a computer arcThe Harvard architecture is a computer architecture with separate storage and signal pathways for instructions and data. It contrasts with the von Neumann architecture, where program instructions and data share the same memory and pathways. The term originated from the Harvard Mark I relay-based computer, which stored instructions on punched tape (24 bits wide) and data in electro-mechanical counters. These early machines had data storage entirely contained within the central processing unit, and provided no access to the instruction storage as data. Programs needed to be loaded by an operator; the processor could not initialize itself. Modern processors appear to the user to be systems with von Neumann architectures, with the program code stored in the same main memory as the data. For performance reasons, internally and largely invisible to the user, most designs have separate processor caches for the instructions and data, with separate pathways into the processor for each. This is one form of what is known as the modified Harvard architecture. Harvard architecture is historically, and traditionally, split into two address spaces, but having three, i.e. two extra (and all accessed in each cycle) is also done, while rare.d in each cycle) is also done, while rare. , ハーバード・アーキテクチャとは、命令用とデータ用に物理的に分割された記憶装置と信号通路を持ち、命令用とデータ用で主記憶のアドレス空間が分かれているコンピュータ・アーキテクチャのことで、ノイマン型アーキテクチャと対比される。 , Harvard-arkitekturen är en datorarkitekturHarvard-arkitekturen är en datorarkitektur med fysiskt separata bussar för programinstruktioner och arbetsdata. Termen kommer ursprungligen från Harvard Mark I, en relä-baserad dator från 1944, som använde instruktioner sparade på hålremsa och data i elektromekaniska minnen.lremsa och data i elektromekaniska minnen. , 하버드 아키텍처(Harvard architecture)는 본래 명령용 버스와 데이터용 버스로 물리적으로 분할한 컴퓨터 아키텍처를 나타내는 용어이다. (폰 노이만 구조와 대비시킨 용어이기도 하다). , Harvardská architektura je počítačová archHarvardská architektura je počítačová architektura, která fyzicky odděluje paměť programu a dat a jejich spojovací obvody. Název pochází z elektromechanického počítače Harvard Mark I – zástupce 0. generace, který implementoval tuto architekturu. Mark I měl strojové instrukce uloženy na děrované pásce (o šířce 24 bitů) a data na elektromechanických deskách (23 číslic široké).romechanických deskách (23 číslic široké). , Harvardeko arkitektura, konputagailuen arkHarvardeko arkitektura, konputagailuen arkitektura mota bat da. Bertan, programa bateko aginduak eta datuak memoriako zati desberdinetan metatzen dira. Hori ez ezik, datuak eta aginduak bereiz lantzeko aukera ematen du, hau da, komandoetarako memoria bat eta datuetarako beste memoria bat du. Lehenengo sistema informatikoak, Harvardeko arkitekturaren adibide batzuk dira, non programaren aginduak ingurune batean egon zitezketen, adibidez, txartel zulatuetan; eta gordetako datuak beste leku batean egon zitezketen, esaterako, zinta magnetikoetan. Honako arkitektura, normalean, ez da helburu orokorreko ordenagailuetan erabiltzen, baizik eta aplikazio orokorreko konputagailuetan; hala nola, edo etan.eko konputagailuetan; hala nola, edo etan. , 哈佛架构(英語:Harvard architecture)是一种将程序指令储存和数据哈佛架构(英語:Harvard architecture)是一种将程序指令储存和数据储存分开的存储器结构(Split Cache)。这一词起源于Harvard Mark I型继电器式计算机,它存储指令(24位)在纸带上和数据于机电计数器上。中央处理器首先到程序指令储存器中读取程序指令内容,解码后得到数据地址,再到相应的数据储存器中读取数据,并进行下一步的操作(通常是执行)。程序指令储存和数据储存分开,数据和指令的储存可以同时进行,可以使指令和数据有不同的数据宽度,如Microchip公司的PIC16芯片的程序指令是14位宽度,而数据是8位宽度。程序需要由操作者加载;处理器无法自行初始化。 如今,大多数处理器由于性能原因实现了这种独立信号通路的结构,但实际上大多是应用了改进的哈佛结构,所以它们可以支持从磁盘将一个程序作为数据加载并执行的任务。 哈佛架构的微处理器通常具有较高的执行效率。其程序指令和数据指令分开组织和储存的,执行时可以预先读取下一条指令。 目前使用哈佛架构的中央处理器和微控制器有很多,除了上面提到的Microchip公司的PIC系列芯片,还有摩托罗拉公司的MC68系列、公司的Z8系列、Atmel公司的AVR系列和安谋公司的ARM9、ARM10和ARM11。的Z8系列、Atmel公司的AVR系列和安谋公司的ARM9、ARM10和ARM11。 , L'arquitectura Harvard és una arquitecturaL'arquitectura Harvard és una arquitectura de computadors amb les vies d'emmagatzematge i de senyal físicament separats per a instruccions i dades. El terme es va originar a l'ordinador Harvard Mark I basat en relés, que emmagatzemava instruccions en cinta perforada ( d'ample) i les dades als comptadors electromecànics. Aquestes primeres màquines tenien l'emmagatzematge de dades totalment contingut dins de la unitat central de processament, i no proporcionaven accés a l'emmagatzematge d'instruccions com a dades. Els programes havien de ser carregats per un operador; el processador no es podia inicialitzar ell mateix. Avui dia, la majoria dels processadors implementen aquest tipus de vies de senyals separades per motius de rendiment, però en realitat implementen una arquitectura de Harvard modificada, pel que pot suportar tasques com carregar un programa d'emmagatzemat a disc com a dades i després executar-lo. Originalment, el terme arquitectura Harvard feia referència a les arquitectures de computadores que utilitzaven dispositius d'emmagatzematge físicament separats per a les instruccions i per a les dades (en oposició a l'Arquitectura de von Neumann). El terme prové de la computadora Harvard Mark I, que emmagatzemava les instruccions en cintes perforades i les dades en interruptors. Aquests ordinadors primerencs tenien un espai d'emmagatzematge de dades contingut enterament dins la unitat de procés de dades i no tenien accés a les instruccions com a dades. En l'arquitectura Harvard no cal que ambdues memòries comparteixin característiques. En particular l'amplada de paraula, temporització, tecnologia i estructura d'adreçament poden ser diferents. En alguns sistemes les instruccions s'emmagatzemen en memòries només de lectura (ROM) i les dades en memòria RAM. La memòria d'instruccions sovint és força més gran que la memòria de dades.és força més gran que la memòria de dades. , Га́рвардська архітекту́ра (англ. Harvard aГа́рвардська архітекту́ра (англ. Harvard architecture) — архітектура обчислювальних машин, головною відмінністю якої від інших подібних архітектур (див. напр. Архітектура фон Неймана) є те, що дані та оператори (алгоритм) зберігаються окремо. Першим комп'ютером, який застосовував гарвардську архітектуру, був Mark I, який експлуатувався в Гарварді (звідки назва архітектури) та зберігав команди окремо на перфокартах, а дані в релейному запам'ятовуючому пристрої. Така структура має одну важливу перевагу над фон-нейманівською архітектурою: дані можна завантажувати для обробки з запам'ятовуючого пристрою одночасно з командами. В фон-нейманівській архітектурі для зв'язку операційного та керувального пристроїв (які разом складають центральний процесор), використовується одна шина, тому необхідно спочатку завантажити в процесор команду, а вже потім, звернувшись по тій же шині за адресою, яка вказана в команді — завантажити дані. Наявність в гарвардській архітектурі двох незалежних підсистем пам'яті з окремими шинами дозволяє вести процес завантаження команд і даних практично паралельно. Головним недоліком гарвардської архітектури є порівняна з фон-нейманівською складність реалізації. Адже для кожного з запам'ятовуючих пристроїв необхідний свій контролер і своя шина, що зі збільшенням розрядності призводить до зростання кількості з'єднань у системі, і це негативно впливає як на складність проектування, так і на швидкодію. Гарвардська архітектура широко застосовується в спеціалізованих обчислювачах, зокрема в мікроконтролерах та цифрових сигнальних процесорах, де необхідний високоінтенсивний обмін даними. Також за гарвардською архітектурою зазвичай організується кеш-пам'ять в ЕОМ загального призначення, яка розділяється окремо на кеш-пам'ять команд та кеш-пам'ять даних (але, точніше, це стосується внутрішньої організації процесора, а не архітектури ЕОМ).анізації процесора, а не архітектури ЕОМ).
http://dbpedia.org/ontology/thumbnail http://commons.wikimedia.org/wiki/Special:FilePath/Harvard_architecture.svg?width=300 +
http://dbpedia.org/ontology/wikiPageExternalLink https://developer.arm.com/documentation/ka002816/latest + , http://wikidifferences.com/Difference_Between_Harvard_Architecture_And_Von_Neumann_Architecture + , https://www.slideshare.net/CarmenUgay/harvard-architecture-12019907 +
http://dbpedia.org/ontology/wikiPageID 58019
http://dbpedia.org/ontology/wikiPageLength 11237
http://dbpedia.org/ontology/wikiPageRevisionID 1120406086
http://dbpedia.org/ontology/wikiPageWikiLink http://dbpedia.org/resource/Booting + , http://dbpedia.org/resource/Computer_architecture + , http://dbpedia.org/resource/Intel_80486 + , http://dbpedia.org/resource/Function_table + , http://dbpedia.org/resource/Data + , http://dbpedia.org/resource/Random-access_memory + , http://dbpedia.org/resource/VLIW + , http://dbpedia.org/resource/X86 + , http://dbpedia.org/resource/Static_random-access_memory + , http://dbpedia.org/resource/Microchip_Technology + , http://dbpedia.org/resource/Word_%28computer_architecture%29 + , http://dbpedia.org/resource/ARM_architecture + , http://dbpedia.org/resource/Instruction_prefetch + , http://dbpedia.org/resource/PIC_microcontroller + , http://dbpedia.org/resource/Central_processing_unit + , http://dbpedia.org/resource/Atmel + , http://dbpedia.org/resource/Instruction_fetch + , http://dbpedia.org/resource/Digital_signal_processors + , http://dbpedia.org/resource/Text_string + , http://dbpedia.org/resource/Atmel_AVR + , http://dbpedia.org/resource/Computer_storage + , http://dbpedia.org/resource/Read-only_memory + , http://dbpedia.org/resource/Microcontrollers + , http://dbpedia.org/resource/Memory_bound + , http://dbpedia.org/resource/File:Harvard_architecture.svg + , http://dbpedia.org/resource/Power_ISA + , http://dbpedia.org/resource/Texas_Instruments_TMS320 + , http://dbpedia.org/resource/Single_instruction%2C_multiple_data + , http://dbpedia.org/resource/Harvard_Mark_I + , http://dbpedia.org/resource/Machine_code + , http://dbpedia.org/resource/Memory_address + , http://dbpedia.org/resource/Category:Classes_of_computers + , http://dbpedia.org/resource/Punched_tape + , http://dbpedia.org/resource/Category:Computer_architecture + , http://dbpedia.org/resource/Machine_language + , http://dbpedia.org/resource/Main_memory + , http://dbpedia.org/resource/Flash_memory + , http://dbpedia.org/resource/Von_Neumann_architecture + , http://dbpedia.org/resource/Electro-mechanical + , http://dbpedia.org/resource/CPU_cache + , http://dbpedia.org/resource/Modified_Harvard_architecture +
http://dbpedia.org/property/wikiPageUsesTemplate http://dbpedia.org/resource/Template:Short_description + , http://dbpedia.org/resource/Template:Refimprove + , http://dbpedia.org/resource/Template:See_also + , http://dbpedia.org/resource/Template:Use_American_English + , http://dbpedia.org/resource/Template:Efn + , http://dbpedia.org/resource/Template:CPU_technologies + , http://dbpedia.org/resource/Template:Reflist + , http://dbpedia.org/resource/Template:For + , http://dbpedia.org/resource/Template:Rp + , http://dbpedia.org/resource/Template:Notelist + , http://dbpedia.org/resource/Template:Main +
http://purl.org/dc/terms/subject http://dbpedia.org/resource/Category:Classes_of_computers + , http://dbpedia.org/resource/Category:Computer_architecture +
http://purl.org/linguistics/gold/hypernym http://dbpedia.org/resource/Architecture +
http://www.w3.org/ns/prov#wasDerivedFrom http://en.wikipedia.org/wiki/Harvard_architecture?oldid=1120406086&ns=0 +
http://xmlns.com/foaf/0.1/depiction http://commons.wikimedia.org/wiki/Special:FilePath/Harvard_architecture.svg +
http://xmlns.com/foaf/0.1/isPrimaryTopicOf http://en.wikipedia.org/wiki/Harvard_architecture +
owl:sameAs http://sh.dbpedia.org/resource/Harvardska_arhitektura + , http://fr.dbpedia.org/resource/Architecture_de_type_Harvard + , http://sv.dbpedia.org/resource/Harvardarkitektur + , http://uk.dbpedia.org/resource/%D0%93%D0%B0%D1%80%D0%B2%D0%B0%D1%80%D0%B4%D1%81%D1%8C%D0%BA%D0%B0_%D0%B0%D1%80%D1%85%D1%96%D1%82%D0%B5%D0%BA%D1%82%D1%83%D1%80%D0%B0 + , http://sr.dbpedia.org/resource/%D0%A5%D0%B0%D1%80%D0%B2%D0%B0%D1%80%D0%B4%D1%81%D0%BA%D0%B0_%D0%B0%D1%80%D1%85%D0%B8%D1%82%D0%B5%D0%BA%D1%82%D1%83%D1%80%D0%B0 + , http://el.dbpedia.org/resource/%CE%91%CF%81%CF%87%CE%B9%CF%84%CE%B5%CE%BA%CF%84%CE%BF%CE%BD%CE%B9%CE%BA%CE%AE_%CE%A7%CE%AC%CF%81%CE%B2%CE%B1%CF%81%CE%BD%CF%84 + , http://ru.dbpedia.org/resource/%D0%93%D0%B0%D1%80%D0%B2%D0%B0%D1%80%D0%B4%D1%81%D0%BA%D0%B0%D1%8F_%D0%B0%D1%80%D1%85%D0%B8%D1%82%D0%B5%D0%BA%D1%82%D1%83%D1%80%D0%B0 + , http://hr.dbpedia.org/resource/Harvardska_arhitektura + , https://global.dbpedia.org/id/4pTkp + , http://et.dbpedia.org/resource/Harvardi_arhitektuur + , http://hu.dbpedia.org/resource/Harvard-architekt%C3%BAra + , http://lmo.dbpedia.org/resource/Architettura_Harvard + , http://cs.dbpedia.org/resource/Harvardsk%C3%A1_architektura + , http://www.wikidata.org/entity/Q641044 + , http://dbpedia.org/resource/Harvard_architecture + , http://ro.dbpedia.org/resource/Arhitectur%C4%83_Harvard + , http://fa.dbpedia.org/resource/%D9%85%D8%B9%D9%85%D8%A7%D8%B1%DB%8C_%D9%87%D8%A7%D8%B1%D9%88%D8%A7%D8%B1%D8%AF + , http://he.dbpedia.org/resource/%D7%90%D7%A8%D7%9B%D7%99%D7%98%D7%A7%D7%98%D7%95%D7%A8%D7%AA_%D7%94%D7%A8%D7%95%D7%95%D7%90%D7%A8%D7%93 + , http://pl.dbpedia.org/resource/Architektura_harwardzka + , http://eu.dbpedia.org/resource/Harvard_arkitektura + , http://sk.dbpedia.org/resource/Harvardsk%C3%A1_architekt%C3%BAra + , http://nl.dbpedia.org/resource/Harvard-architectuur + , http://ko.dbpedia.org/resource/%ED%95%98%EB%B2%84%EB%93%9C_%EC%95%84%ED%82%A4%ED%85%8D%EC%B2%98 + , http://ja.dbpedia.org/resource/%E3%83%8F%E3%83%BC%E3%83%90%E3%83%BC%E3%83%89%E3%83%BB%E3%82%A2%E3%83%BC%E3%82%AD%E3%83%86%E3%82%AF%E3%83%81%E3%83%A3 + , http://yago-knowledge.org/resource/Harvard_architecture + , http://zh.dbpedia.org/resource/%E5%93%88%E4%BD%9B%E7%BB%93%E6%9E%84 + , http://rdf.freebase.com/ns/m.0fxbk + , http://es.dbpedia.org/resource/Arquitectura_Harvard + , http://de.dbpedia.org/resource/Harvard-Architektur + , http://vi.dbpedia.org/resource/Ki%E1%BA%BFn_tr%C3%BAc_Harvard + , http://ca.dbpedia.org/resource/Arquitectura_Harvard + , http://tr.dbpedia.org/resource/Harvard_mimarisi + , http://pt.dbpedia.org/resource/Arquitetura_Harvard + , http://fi.dbpedia.org/resource/Harvardin_arkkitehtuuri + , http://it.dbpedia.org/resource/Architettura_Harvard + , http://ar.dbpedia.org/resource/%D8%A8%D9%86%D9%8A%D8%A9_%D9%87%D8%A7%D8%B1%D9%81%D8%A7%D8%B1%D8%AF +
rdf:type http://dbpedia.org/class/yago/Chip103020034 + , http://dbpedia.org/class/yago/Object100002684 + , http://dbpedia.org/class/yago/Whole100003553 + , http://dbpedia.org/class/yago/Device103183080 + , http://dbpedia.org/ontology/Company + , http://dbpedia.org/class/yago/SemiconductorDevice104171831 + , http://dbpedia.org/class/yago/Instrumentality103575240 + , http://dbpedia.org/class/yago/WikicatMicroprocessors + , http://dbpedia.org/class/yago/Conductor103088707 + , http://dbpedia.org/class/yago/Microprocessor103760310 + , http://dbpedia.org/class/yago/PhysicalEntity100001930 + , http://dbpedia.org/class/yago/Artifact100021939 +
rdfs:comment L'arquitectura Harvard és una arquitecturaL'arquitectura Harvard és una arquitectura de computadors amb les vies d'emmagatzematge i de senyal físicament separats per a instruccions i dades. El terme es va originar a l'ordinador Harvard Mark I basat en relés, que emmagatzemava instruccions en cinta perforada ( d'ample) i les dades als comptadors electromecànics. Aquestes primeres màquines tenien l'emmagatzematge de dades totalment contingut dins de la unitat central de processament, i no proporcionaven accés a l'emmagatzematge d'instruccions com a dades. Els programes havien de ser carregats per un operador; el processador no es podia inicialitzar ell mateix.sador no es podia inicialitzar ell mateix. , La arquitectura de Harvard es una arquitecLa arquitectura de Harvard es una arquitectura de computadora con pistas de almacenamiento y de señal físicamente separadas para las instrucciones y para los datos. El término proviene de la computadora Harvard Mark I basada en relés, que almacenaba las instrucciones sobre cintas perforadas (de 24 bits de ancho) y los datos en interruptores electromecánicos. Estas primeras máquinas tenían almacenamiento de datos totalmente contenido dentro la unidad central de procesamiento, y no proporcionaban acceso al almacenamiento de instrucciones como datos. Los programas necesitaban ser cargados por un operador; el procesador no podría arrancar por sí mismo.rocesador no podría arrancar por sí mismo. , Harvardeko arkitektura, konputagailuen arkHarvardeko arkitektura, konputagailuen arkitektura mota bat da. Bertan, programa bateko aginduak eta datuak memoriako zati desberdinetan metatzen dira. Hori ez ezik, datuak eta aginduak bereiz lantzeko aukera ematen du, hau da, komandoetarako memoria bat eta datuetarako beste memoria bat du. Lehenengo sistema informatikoak, Harvardeko arkitekturaren adibide batzuk dira, non programaren aginduak ingurune batean egon zitezketen, adibidez, txartel zulatuetan; eta gordetako datuak beste leku batean egon zitezketen, esaterako, zinta magnetikoetan.itezketen, esaterako, zinta magnetikoetan. , Га́рвардська архітекту́ра (англ. Harvard aГа́рвардська архітекту́ра (англ. Harvard architecture) — архітектура обчислювальних машин, головною відмінністю якої від інших подібних архітектур (див. напр. Архітектура фон Неймана) є те, що дані та оператори (алгоритм) зберігаються окремо. Першим комп'ютером, який застосовував гарвардську архітектуру, був Mark I, який експлуатувався в Гарварді (звідки назва архітектури) та зберігав команди окремо на перфокартах, а дані в релейному запам'ятовуючому пристрої.ані в релейному запам'ятовуючому пристрої. , بنية هارفارد هي بنية حاسوبية تتميز بأن ذاكبنية هارفارد هي بنية حاسوبية تتميز بأن ذاكرة التعليمات وذاكرة البيانات مستقلتين عن بعضهما فيزيائياً. وتستخدم كل ذاكرة منهما مسارات منفصلة للعنونة ونقل البيانات. نشأ المصطلح من الحاسوب هارفارد مارك I، الذي كان يستخدم شريطاً مثقبّاً (بعرض 24 بت) لتخزين التعليمات، وعدادات إلكتروميكانيكية لتخزين البيانات. كان تخزين البيانات في هذه الأجهزة القديمة ينحصر بوحدة المعالجة المركزية، ولم يكن الوصول إلى التعليمات وتحميلها بشكل بيانات ممكناً. كما أن المعالج لم يكن قادراً على الإقلاع وحده، بل يجب أن يعمل شخص على تحميل البرامج.حده، بل يجب أن يعمل شخص على تحميل البرامج. , Harvardská architektura je počítačová archHarvardská architektura je počítačová architektura, která fyzicky odděluje paměť programu a dat a jejich spojovací obvody. Název pochází z elektromechanického počítače Harvard Mark I – zástupce 0. generace, který implementoval tuto architekturu. Mark I měl strojové instrukce uloženy na děrované pásce (o šířce 24 bitů) a data na elektromechanických deskách (23 číslic široké).romechanických deskách (23 číslic široké). , ハーバード・アーキテクチャとは、命令用とデータ用に物理的に分割された記憶装置と信号通路を持ち、命令用とデータ用で主記憶のアドレス空間が分かれているコンピュータ・アーキテクチャのことで、ノイマン型アーキテクチャと対比される。 , Die Harvard-Architektur bezeichnet in der Die Harvard-Architektur bezeichnet in der Informatik ein Schaltungskonzept, bei dem der Befehlsspeicher logisch und physisch vom Datenspeicher getrennt ist.Die logische Trennung ergibt sich aus verschiedenen Adressräumen und verschiedenen Maschinenbefehlen zum Zugriff auf Befehl- und Datenspeicher. Die physische Trennung ist mit zwei getrennten Speichern realisiert, auf die der Zugriff über je einen eigenen Bus erfolgt. Bei einer weniger strikten Trennung von Befehls- und Datenspeichern spricht man von einer modifizierten Harvard-Architektur.n einer modifizierten Harvard-Architektur. , Harvard-arkitekturen är en datorarkitekturHarvard-arkitekturen är en datorarkitektur med fysiskt separata bussar för programinstruktioner och arbetsdata. Termen kommer ursprungligen från Harvard Mark I, en relä-baserad dator från 1944, som använde instruktioner sparade på hålremsa och data i elektromekaniska minnen.lremsa och data i elektromekaniska minnen. , 哈佛架构(英語:Harvard architecture)是一种将程序指令储存和数据哈佛架构(英語:Harvard architecture)是一种将程序指令储存和数据储存分开的存储器结构(Split Cache)。这一词起源于Harvard Mark I型继电器式计算机,它存储指令(24位)在纸带上和数据于机电计数器上。中央处理器首先到程序指令储存器中读取程序指令内容,解码后得到数据地址,再到相应的数据储存器中读取数据,并进行下一步的操作(通常是执行)。程序指令储存和数据储存分开,数据和指令的储存可以同时进行,可以使指令和数据有不同的数据宽度,如Microchip公司的PIC16芯片的程序指令是14位宽度,而数据是8位宽度。程序需要由操作者加载;处理器无法自行初始化。 如今,大多数处理器由于性能原因实现了这种独立信号通路的结构,但实际上大多是应用了改进的哈佛结构,所以它们可以支持从磁盘将一个程序作为数据加载并执行的任务。 哈佛架构的微处理器通常具有较高的执行效率。其程序指令和数据指令分开组织和储存的,执行时可以预先读取下一条指令。 目前使用哈佛架构的中央处理器和微控制器有很多,除了上面提到的Microchip公司的PIC系列芯片,还有摩托罗拉公司的MC68系列、公司的Z8系列、Atmel公司的AVR系列和安谋公司的ARM9、ARM10和ARM11。的Z8系列、Atmel公司的AVR系列和安谋公司的ARM9、ARM10和ARM11。 , Een Harvard-architectuur is een ontwerp vaEen Harvard-architectuur is een ontwerp van CPU's dat, in tegenstelling tot de meer gebruikelijke Von Neumann-architectuur, gescheiden bussen (en adresruimtes) heeft voor data en instructies. Dit resulteert (over het algemeen) in een snellere processor, daar het ophalen van de volgende instructie en het wegschrijven van het resultaat van de laatste instructie gelijktijdig kan gebeuren. Ook wordt vaak opslagruimte uitgespaard, daar data- en instructiegeheugens niet dezelfde woordbreedte hoeven te hebben. Microcontrollers die gebaseerd op een Harvard architectuur zijn onder andere:en Harvard architectuur zijn onder andere: , The Harvard architecture is a computer arcThe Harvard architecture is a computer architecture with separate storage and signal pathways for instructions and data. It contrasts with the von Neumann architecture, where program instructions and data share the same memory and pathways. Harvard architecture is historically, and traditionally, split into two address spaces, but having three, i.e. two extra (and all accessed in each cycle) is also done, while rare.d in each cycle) is also done, while rare. , L’architecture de type Harvard est une conception des processeurs qui sépare physiquement la mémoire de données et la mémoire programme. L’accès à chacune des deux mémoires s’effectue via deux bus distincts. , A Arquitetura de Harvard (AO 1945: ArquiteA Arquitetura de Harvard (AO 1945: Arquitectura de Harvard) baseia-se em um conceito mais recente que a de Von Neumann, tendo surgido da necessidade de se pôr o microcontrolador para trabalhar mais rápido. É uma arquitetura de computador que se distingue das outras por possuir duas memórias diferentes e independentes em termos de barramento e ligação ao processador. É utilizada nos microcontroladores PIC. Tem, como principal característica, o acesso à memória de dados de modo separado em relação à memória de programa.separado em relação à memória de programa. , Гарвардская архитектура — архитектура ЭВМ,Гарвардская архитектура — архитектура ЭВМ, отличительными признаками которой являются: * хранилище инструкций и хранилище данных представляют собой разные физические устройства; * канал инструкций и канал данных также физически разделены. Архитектура была разработана Говардом Эйкеном в конце 1930-х годов в Гарвардском университете.е 1930-х годов в Гарвардском университете. , Η Αρχιτεκτονική Χάρβαρντ (Harvard ArchitecΗ Αρχιτεκτονική Χάρβαρντ (Harvard Architecture) είναι μια αρχιτεκτονική υπολογιστών πολύ δημοφιλής στους μικροελεγκτές. Ο χώρος διευθύνσεων προγράμματος είναι ανεξάρτητος από εκείνον των . Το μήκος των στο χώρο του προγράμματος μπορεί να είναι διαφορετικό από το μήκος των λέξεων στο χώρο των δεδομένων. Οι (εκτός από εκείνες του άλματος) στα προγράμματα μπορούν να έχουν σαν διευθύνσεις του χώρου των δεδομένων.ν σαν διευθύνσεις του χώρου των δεδομένων. , L'architettura Harvard, in informatica, è L'architettura Harvard, in informatica, è un tipo di architettura hardware per computer digitali in cui vi è separazione tra la memoria contenente i dati e quella contenente le istruzioni. Il termine inizialmente indicava l'architettura del computer Harvard Mark I, un computer basato su relè che memorizzava le istruzioni su un nastro perforato mentre i dati venivano memorizzati in un contatore elettromeccanico a 23 cifre. Questa macchina non era dotata di un'unità di immagazzinamento dei dati: questi erano interamente memorizzati dalla CPU e il loro caricamento e salvataggio era un processo eseguito in modo manuale agendo sui contatori.uito in modo manuale agendo sui contatori. , 하버드 아키텍처(Harvard architecture)는 본래 명령용 버스와 데이터용 버스로 물리적으로 분할한 컴퓨터 아키텍처를 나타내는 용어이다. (폰 노이만 구조와 대비시킨 용어이기도 하다). , Architektura harwardzka – rodzaj architektArchitektura harwardzka – rodzaj architektury komputera. W odróżnieniu od architektury von Neumanna, pamięć danych programu jest oddzielona od pamięci rozkazów. Podstawowa architektura komputerów zerowej generacji i początkowa komputerów pierwszej generacji. Prostsza (w stosunku do architektury von Neumanna) budowa przekłada się na większą szybkość działania, ten typ architektury jest wykorzystywany w procesorach sygnałowych oraz przy dostępie procesora do pamięci cache. przy dostępie procesora do pamięci cache.
rdfs:label Αρχιτεκτονική Χάρβαρντ , Arquitectura Harvard , Harvard arkitektura , Гарвардська архітектура , Architektura harwardzka , Harvard-architectuur , 哈佛结构 , Harvard architecture , Harvardarkitektur , 하버드 아키텍처 , ハーバード・アーキテクチャ , Harvard-Architektur , Harvardská architektura , Arquitetura Harvard , Architecture de type Harvard , Гарвардская архитектура , بنية هارفارد , Architettura Harvard
rdfs:seeAlso http://dbpedia.org/resource/Memory_bottleneck +
hide properties that link here 
http://dbpedia.org/resource/Harvard_%28disambiguation%29 + http://dbpedia.org/ontology/wikiPageDisambiguates
http://dbpedia.org/resource/Reduced_instruction_set_computer + , http://dbpedia.org/resource/Central_processing_unit + , http://dbpedia.org/resource/Instruction_set_architecture + , http://dbpedia.org/resource/Blackfin + , http://dbpedia.org/resource/SuperH + , http://dbpedia.org/resource/Random-access_machine + , http://dbpedia.org/resource/Intel_8051 + , http://dbpedia.org/resource/Turing_machine + , http://dbpedia.org/resource/HP_3000 + , http://dbpedia.org/resource/Digital_signal_processor + , http://dbpedia.org/resource/MasPar + , http://dbpedia.org/resource/Asynchronous_circuit + , http://dbpedia.org/resource/Microcontroller + , http://dbpedia.org/resource/Hack_computer + , http://dbpedia.org/resource/ST6_and_ST7 + , http://dbpedia.org/resource/8-bit_computing + , http://dbpedia.org/resource/Register_machine + , http://dbpedia.org/resource/MPC5xx + , http://dbpedia.org/resource/Memory_bank + , http://dbpedia.org/resource/Super_Harvard_Architecture_Single-Chip_Computer + , http://dbpedia.org/resource/Harvard_Mark_I + , http://dbpedia.org/resource/Nonblocking_minimal_spanning_switch + , http://dbpedia.org/resource/ARM9 + , http://dbpedia.org/resource/ARM_Cortex-M + , http://dbpedia.org/resource/PicoChip + , http://dbpedia.org/resource/PIC_microcontrollers + , http://dbpedia.org/resource/List_of_common_microcontrollers + , http://dbpedia.org/resource/Zilog_Z8 + , http://dbpedia.org/resource/STM8 + , http://dbpedia.org/resource/Modified_Harvard_architecture + , http://dbpedia.org/resource/Glossary_of_computer_hardware_terms + , http://dbpedia.org/resource/Harvard_%28disambiguation%29 + , http://dbpedia.org/resource/Harvard_Mark_IV + , http://dbpedia.org/resource/History_of_general-purpose_CPUs + , http://dbpedia.org/resource/Model_V + , http://dbpedia.org/resource/XAP_processor + , http://dbpedia.org/resource/Computer + , http://dbpedia.org/resource/Harvard_Mark_II + , http://dbpedia.org/resource/Harvard_Mark_III + , http://dbpedia.org/resource/EDVAC + , http://dbpedia.org/resource/Counter_machine + , http://dbpedia.org/resource/POWER1 + , http://dbpedia.org/resource/4-bit_computing + , http://dbpedia.org/resource/Athlon + , http://dbpedia.org/resource/Intel_4004 + , http://dbpedia.org/resource/List_of_Intel_processors + , http://dbpedia.org/resource/Bus_%28computing%29 + , http://dbpedia.org/resource/Kendall_Square_Research + , http://dbpedia.org/resource/TriMedia_%28mediaprocessor%29 + , http://dbpedia.org/resource/Comparison_of_CPU_microarchitectures + , http://dbpedia.org/resource/Computer_engineering_compendium + , http://dbpedia.org/resource/Gigatron_TTL + , http://dbpedia.org/resource/OpenRISC_1200 + , http://dbpedia.org/resource/Number_One_Electronic_Switching_System + , http://dbpedia.org/resource/History_of_RISC_OS + , http://dbpedia.org/resource/Random-access_stored-program_machine + , http://dbpedia.org/resource/Developmental_systems_theory + , http://dbpedia.org/resource/COP8 + , http://dbpedia.org/resource/Self-modifying_code + , http://dbpedia.org/resource/PIC_instruction_listings + , http://dbpedia.org/resource/Machine_code + , http://dbpedia.org/resource/Single-board_microcontroller + , http://dbpedia.org/resource/Motorola_88000 + , http://dbpedia.org/resource/Mechanical_calculator + , http://dbpedia.org/resource/Memory_address + , http://dbpedia.org/resource/RIPAC_%28microprocessor%29 + , http://dbpedia.org/resource/Texas_Instruments_TMS1000 + , http://dbpedia.org/resource/ATHENA_computer + , http://dbpedia.org/resource/SP-1_switch + , http://dbpedia.org/resource/Translation_lookaside_buffer + , http://dbpedia.org/resource/NX_bit + , http://dbpedia.org/resource/Memory_architecture + , http://dbpedia.org/resource/Systolic_array + , http://dbpedia.org/resource/Prefetch_input_queue + , http://dbpedia.org/resource/First_Draft_of_a_Report_on_the_EDVAC + , http://dbpedia.org/resource/Stored-program_computer + , http://dbpedia.org/resource/Von_Neumann_architecture + , http://dbpedia.org/resource/Trusted_computing_base + , http://dbpedia.org/resource/LatticeMico32 + , http://dbpedia.org/resource/S1C6x + , http://dbpedia.org/resource/Word_%28computer_architecture%29 + , http://dbpedia.org/resource/Just-in-time_compilation + http://dbpedia.org/ontology/wikiPageWikiLink
http://en.wikipedia.org/wiki/Harvard_architecture + http://xmlns.com/foaf/0.1/primaryTopic
http://dbpedia.org/resource/Harvard_architecture + owl:sameAs
 

 

Enter the name of the page to start semantic browsing from.